电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FC377M000DG

产品描述LVDS Output Clock Oscillator, 377MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FC377M000DG概述

LVDS Output Clock Oscillator, 377MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FC377M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率377 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
飞思卡尔uart在stop模式下降沿唤醒后第一个数据是否丢失?...
飞思卡尔的uart在stop模式时使用下降沿唤醒后第一个数据是否丢失? ...
helloqhd NXP MCU
基于数字温度传感器AD7418密集型烤烟房监控系统
该系统是传统的计算机技术、现代计算机网络技术、CAN总线技术以及单片机技术的结合,具有功能丰富、便于操作、成本低、安装维护方便、实时性好、可靠性高、运营费用低,易于二次开发和扩展等特点 ......
qwertyuiop11111 ADI 工业技术
【低功耗】Xilinx的FPGA低功耗相关文章下载(五)
这是我的一些Xilinx的FPGA的论文,传上来给大家分享一下!大家多多支持啊! 我会分批上传,方便大家选择性的交流与下载! 本帖最后由 jjkwz 于 2011-11-18 19:08 编辑 ]...
jjkwz FPGA/CPLD
【EEWORLD第二十五届】2011年04月社区明星人物揭晓!
每月一次的月度明星人物又该公布社区明星人物的时候了!感谢4月份大家的辛苦付出,在这里评出一些奉献比较突出的朋友!4月优秀版主评选63747 版主.jpg (48.1 ......
EEWORLD社区 为我们提建议&公告
开发操作系统的程序员应该会哪些语言?
我想学开发操作系统,但不知从哪门语言着手,能告诉我开发操作系统应该学会哪些吗?...
tule2006 嵌入式系统
聊一聊视频服务器发展的昨天今天与明天
视频服务器,是从传统的模拟监控当中衍生出来,把之前的本地监控引申到网络化的监控系统,整个系统更加具备灵活性、开放性、稳定性、可兼容性等。随着互联网的普及和网络环境的提升,网络视频监 ......
xyh_521 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1077  2508  2185  2000  409  22  20  19  13  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved