电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NB1342M00DGR

产品描述LVDS Output Clock Oscillator, 1342MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NB1342M00DGR概述

LVDS Output Clock Oscillator, 1342MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NB1342M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1342 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
PIC16F877 硬件原理图?
PIC16F877 单片机硬件原理图(在PROTUES软件里面建立个工程,然后电路仿真),谁有这个资料?传给我一下!谢谢! 因为我现在刚开始学单片机,是从PIC开始的,以后还大家多指教!...
hltao87 Microchip MCU
USB Blaster 真正 Rev C版本 DIY
本帖最后由 paulhyde 于 2014-5-20 20:46 编辑 USB Blaster IC 专用芯片 http://item.taobao.com/item.htm?id=38894442792 通用特性: • Altera FPGA/CPLD下载器USB Blaster Re ......
paulhyde FPGA/CPLD
上海航芯 ACM32F070开发板+触控功能评估板评估 - 第二篇 电容触控滑条功能开发
本帖最后由 oxygen_sh 于 2022-10-23 22:21 编辑 本篇评测实验是基于SDK例程开发了一个简单的触控滑条算法。 一、硬件准备 手头有一个以前用过的电容触控板,这块板上有5个按 ......
oxygen_sh 国产芯片交流
求DriverStudio 3.2下载地址
或者传给我...
lph1025 嵌入式系统
[项目外包]传感器与检测技术实验仪系统
为某公司生产的传感器实验仪器制作上位机软件。 实现: 硬件部分-数据采集及A/D软换 软件部分-使用串口,获取数据并将数据以各种图表形式显示 在计算机上。 做过有类似软硬件的个人和团 ......
smxng 嵌入式系统
AD采集信号处理的问题
428869 我的传感器采集处理电路有问题。我测试波形是这样的: 428870428871 后来我测试了一下,AD出的电压值在0-40KN这一块一直是0.3几V,不怎么变化。 请高手指点,怎么才能让电压 ......
chenbingjy 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2635  203  285  232  2897  11  19  2  34  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved