电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EC608M000DGR

产品描述LVPECL Output Clock Oscillator, 608MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EC608M000DGR概述

LVPECL Output Clock Oscillator, 608MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EC608M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率608 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
如何解决电路板的EMI问题
如何解决电路板的EMI问题...
hepeng_2012 PCB设计
中兴通讯硬件一部巨作-信号完整性
63712 本帖最后由 flyriz 于 2011-5-7 21:13 编辑 ]...
flyriz PCB设计
汽轮发电机组大块式基础的动力特性研究
对某电厂100MW 的汽轮发电机组的大块式基础进行了动力特性有限元分析, 并采用CRA SV 4. 31振动测试分析系统进行了动力特性现场实测分析, 将两者计算结果分析对比后, 得出了一些有意义的结论, 对 ......
frozenviolet 工业自动化与控制
250K~1GHz线性功放及其稳幅电路的设计
在当前的许多电子产品中,功率放大器必不可少。本文介绍了一款应用于电子测试仪器 中的宽带线性功率放大器及其稳幅电路的设计。放大器的工作频率从250kHz到lGHz,输入信 号功率为0dBm± 1.5d ......
啊小罗 无线连接
基于Nucleo-F413ZH的生肖图案显示
在NUCLEO_F413ZH实现RTC实时时钟的帖子中,介绍了一种以OLED屏来实现实时时钟的方法,本贴再介绍一种以串口TFT屏实现生肖图案的显示方法。以前受程序存储空间的限制,在不加挂大容量存储器件的 ......
jinglixixi stm32/stm8
上海贝尔招聘硬件和软件人员
上海贝尔因新项目急需硬件和软件设计工程师,具体要求如下。有意者将简历发送至 haibo.h.wang@alcatel-sbell.com.cn。 非诚勿扰。 工作地点: 上海,全职 一. 硬件设计工程师 工作职责: ......
wanghb1 求职招聘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1773  1464  2209  2762  2786  47  12  37  40  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved