电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UA1328M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1328MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UA1328M00DGR概述

CMOS/TTL Output Clock Oscillator, 1328MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UA1328M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1328 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
经典的DSP程序库.rar
33444...
xiaoxin1 DSP 与 ARM 处理器
瑞萨开篇----秒表
收到吧好些天了,最近有点忙 就没怎么弄。今晚弄着没什么事就开始熟悉一下瑞萨。 搭环境还真是挺麻烦的,不过看了一个贴搞定的。环境搭建 下面是我的环境熟悉改的小程序的效果图 2 ......
waizon 瑞萨MCU/MPU
KEIL 调试无法进入main
KEIL 调试无法进入main ,在主程序开始处设置断点,发现不能进入主程序,一直在三条不知道什么语句间循环运行。真的弄憔悴了!!求帮忙!!...
lilipeeeee 嵌入式系统
帮同学转OK6410开发板
同学2012年3月14号买的,上了几次电就闲着了,现在他去培训了,要我帮忙转给需要的同学,480包顺风!可走淘宝二手街,企鹅 五六四六九九四灵一OK6410/ARM开发板/s3c6410/arm11开发板+4.3'LCD+光 ......
mikeliujia 淘e淘
面试十七大切忌
面试十七大切忌 加拿大职业论坛1. 迟到。 2. 迟到,还表示原因是雇主给了错误的方向。 3. 穿着不整,或者不恰当。 4. 谈话时眼睛不看面试官。 5. 事前完全不知道公司的任何信息,问:“你 ......
1234 工作这点儿事
全球知名企业招聘
某外企招聘,长期专注于研发、设计、生产高性能的消防、暖通空调产品和系统嵌入式软件工程师工作地点:北京工作性质:全职职位描述:根据研发设计流程开发新产品的软件工作,并使其满足项目需求 ......
摩瑞迪咨询 求职招聘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1998  1121  725  1846  2197  49  32  37  27  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved