电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530PA98M0000DG

产品描述CMOS Output Clock Oscillator, 98MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530PA98M0000DG概述

CMOS Output Clock Oscillator, 98MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530PA98M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率98 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【连载】【ALIENTEK 战舰STM32开发板】STM32开发指南--第五十一章 手写识别实验
第五十一章 手写识别实验 现在几乎所有带触摸屏的手机都能实现手写识别。本章,我们将利用ALIENTEK提供的手写识别库,在ALIENTEK战舰STM32开发板上实现一个简单的数字字母手写识别。本章分 ......
正点原子 stm32/stm8
揭晓:ST传感器移植大赛+骨振动传感器评测 评审结果
活动详情:点此查看 感谢所有网友的参与,下面揭晓本次大赛的评委打分。根据>>本次大赛评审细则中的说明,共有2名参赛网友(sylar^z和dcexpert)总分高于100分,除获得X-NUCLEO-IKS0 ......
nmg MEMS传感器
新人来了!!跟给位学习了!!望各位多多指教!!
新人来了!!跟给位学习了!!望各位多多指教!!...
fdlz520 无线连接
浙江大学嵌入式系列技术高级学习班7月-8月开课时间表
浙江大学专业技术培训²²咨询报名:邱老师0571-85622860(白天)、13777811228,²13205718120,0571-88230155(晚上)浙大公开课程时间学费教师20061FPGA高级全程班8月12-16 ......
shilina 嵌入式系统
新人求助
最近刚刚入门51,请各位高手推荐一些小制作,自己有开发板,想做个小制作练练手。已经学过中断,但是串口通信不是很懂。...
郑清源 51单片机
单通道声呐接收机——有源巴特沃斯滤波器
本帖最后由 bqgup 于 2021-6-21 09:58 编辑 #有源巴特沃斯滤波器 ##巴特沃斯滤波器特性 545082 巴特沃斯滤波器的特点是通频带内的频率响应曲线最大限度平坦,没有起伏,而在阻频带则逐渐 ......
bqgup 创意市集

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 73  1433  1263  2854  589  49  40  47  7  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved