电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RB1304M00DGR

产品描述LVPECL Output Clock Oscillator, 1304MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RB1304M00DGR概述

LVPECL Output Clock Oscillator, 1304MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RB1304M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1304 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EMI设计在高速PCB电路中的原则
越来越受到电子工程师的关注,几乎60%的EMI问题都可以通过高速PCB来解决。以下是九大规则: 规则一:高速信号走线屏蔽规则 在高速的PCB设计中,时钟等关键的高速信号线,走线需要进行屏蔽处理 ......
ohahaha PCB设计
如何在picture & video 左键发送 改成MMS发送
现在,想改变picture&video下的查看图片时候,如何改变左键的“发送”,现在默认是SMS,想改成MMS,如何修改;个人觉得应该是修改注册表,因为他实际上不需要扩展的,...
qqyd Microchip MCU
[DSP+ARM] DSP快速入门的8个技巧(转自其它网站)
DSP快速入门的8个技巧,TI DSP的选型、相关源码、了解复杂文档、高效的硬件开发.............掌握了这8点,你就打开了通往DSP设计研发的大门!! 1、TI DSP的选型 主要考虑处理速度、功耗、程 ......
chen8710 单片机
变量不能正常赋值,用ARM7和KEIL的朋友进来看一下
部分C源代码: void checkFlag(void) { int i; unsigned char *pc = (unsigned char *)0x0007d000; unsigned int *pram = (unsigned int *)0x40000000; unsigned int *webup ......
han26178158 ARM技术
28岁医学生才开始做程序员,算老吗?
来源:程序人生 近日,一名28岁的大三医学生寻求网友帮助的帖子引发热议。帖子中,这名学生称自己本科的专业是生物学,由于对软件工程很感兴趣,辅修了计算机科学专业并获得了相关的学位, ......
赵玉田 工作这点儿事
msp430g2553的捕获
写一个脉冲频率测量的程序 先确定测频的方法--脉冲填充法 被测信号 ____| |___________| |_____ 填充的脉冲 |||||||||||||||||| 定时计数器 CCR(第1次) CCR(第2次) 2次捕获 ......
火辣西米秀 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 532  2231  2460  2292  1880  56  28  48  40  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved