电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WB1079M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1079MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WB1079M00DGR概述

CMOS/TTL Output Clock Oscillator, 1079MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WB1079M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1079 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
如何获得USB红外适配器收到的数据
用的是水木行的IR770的USB红外适配器,驱动是WIN XP自带的,用手机直接发东西给电脑,驱动自带有接受程序,现在要另写一个应用程序,来接受手机发送过来的数据,不让系统自带的驱动接受。我用Cr ......
soszxy2008 嵌入式系统
运行代码报语法错误
用verilog写的代码在quartus2中运行'timescale 1ns/1ns总是报syntax error at EEPROM...,想了好久也不明白哪里有问题。...
zhulinnchu FPGA/CPLD
键盘驱动DLL放哪?
己编译生成WINCE一键盘流接口驱动MYDRIVER.DLL,请问该放哪?怎么编进系统?请高手赐教,折腾这驱动好久了(是2440开发板)...
binkeykiki 嵌入式系统
一个关于不带字库12864的问题
最近在做一个项目,有用到不带字库的12864。因为要用到的汉字比较多,所以想通过这种方式来实现: 将所要用到的汉字用取模软件生成16进制的字节存放在一个数组里,在执行代码中只需将所要用到 ......
ena 单片机
求sate210-f的资料,谢谢!
收了块S5PV210 sate210-f的板子,资料找不全了,哪位兄弟也买了同样的板子,请给我一份,只要和这个板子相关的那些资料即可,谢谢。 ...
huy666 嵌入式系统
关于Keil C51在线仿真的问题
我使用的是EZUSB 68013A开发板,Keil C51 uVersion2版本。在调试程序的过程中想要用到在线仿真。我按照说明首先给开发板下载了监控程序,然后又对Keil C51 uVersion2进行的相应的设置,包括选择 ......
hailong201 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 938  2237  2772  388  2679  39  33  40  46  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved