电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

73929-59

产品描述Barrier Strip Terminal Block, 30A, 1 Row(s), 1 Deck(s)
产品类别接线终端   
文件大小150KB,共2页
制造商Molex
官网地址https://www.molex.com/molex/home
下载文档 详细参数 全文预览

73929-59概述

Barrier Strip Terminal Block, 30A, 1 Row(s), 1 Deck(s)

73929-59规格参数

参数名称属性值
厂商名称Molex
Reach Compliance Codeunknown
ECCN代码EAR99
其他特性POLYETHYLENE, 94V-0
紧固方法SCREW
安装类型BOARD
层数1
行数1
通路数29
额定电流30 A
额定电压300 V
安全认证UL; CSA
端子和端子排类型BARRIER STRIP TERMINAL BLOCK
线规10 AWG
Base Number Matches1
HDI填胶工艺的研究
HDI填胶工艺的研究...
lorant 无线连接
高手请指教,关于中断向量表的问题
请问用LF2407外部RAM调试程序时,中断向量表一定要先烧写到FLASH中吗? 现在用外扩的SRAM做程序调试仿真,把中断向量表也分配到了外部SRAM中,结果进不了中断;需要先把中断向量表先烧写到FLAS ......
liangguolin 微控制器 MCU
信号接收电路
...
探路者 消费电子
上、下拉电阻
为什么动不动就要上拉或下拉一个电阻?究竟有什么好处?更重要的是为什么会 有这样的好处?谢谢...
ckx提问 模拟电子
问一个wince5.0 用以太网实现kitl 的问题
以太网kitl通信通道的实现,用到虚拟的网络设备,我想问一下 kitl所用的虚拟的网络设备是由vbridge实现的,还是 由vbridge和vmini共同实现的,或者说vmini在kitl的实现过程中用到了吗? vmini都做些 ......
roy226 嵌入式系统
生成hps_0.h文件
DE1-SOC中如何生成hps_0.h文件。按照说明文档中的方法执行‘./generate_hps_qys_header.sh命令后一直提示sopc-create-header-files :commend not found。 ...
全部都是泡馍 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 829  2290  2359  1106  2863  52  33  14  5  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved