电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB60M0000DG

产品描述LVPECL Output Clock Oscillator, 60MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB60M0000DG概述

LVPECL Output Clock Oscillator, 60MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB60M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率60 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
教师节竞拍[第四场]:盈鹏飞EVB-335X2工控主板
出价动态: yang_alex 2300芯币 在这个节日里,咱们论坛的芯币竞拍活动仍在进行,并且今天将同时进行五场竞拍活动,时间为今天12:00到明天11:59,时间不变,但是规则上有所变动哦,请大家注 ......
okhxyyo 聊聊、笑笑、闹闹
国产操作系统要起来,这款Linux是你的菜吗?
在8月13日举行的发布会上,麒麟软件发布了自主研发的银河麒麟操作系统最新版本V10。该系统可以兼容安卓生态。集成了自研的UKUI桌面环境,支持多壁纸、自由选择定制主题、方便控制各类软件和硬件 ......
eric_wang 国产芯片交流
体贴的戒指闹钟
前些时体贴的戒指闹钟 间我发了一个帖子问有没有给一个人的闹钟。现在有了[体贴的戒指闹钟 ],情侣双方很多时候可能会遇到起床时间不同,设计不同时间的闹钟的话会打扰到对方,可这款设计不会 ......
xyh_521 创意市集
与凌力尔特工程师过招:探讨高性能工业应用的模拟设计(5月30日~6月28日)
凌力尔特公司已在多个城市举办了不同的工业产品研讨会,这些研讨会所关注的重点是模拟信号链路的设计方法。除了常用于普通信号检测电路的通用型放大器、电压基准和数据转换器之外,凌力尔特还开 ......
EEWORLD社区 电源技术
XP下怎样使用A812PG板卡
XP下怎样使用A812PG板卡 谢谢...
flylmind 嵌入式系统
关于电脑的开机自检
将bios的quickboot设为禁用,则开机的时候屏幕会显示自检信息,那么如果有错误,自检的报警声音应该是在什么时间出来呢?是在相关显示的时候才出来还是一开机就出来?例如如果是内存错误,是不 ......
wangfuchong 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1557  2671  2008  2417  2419  10  23  34  27  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved