电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

7028L20PFG8

产品描述Dual-Port SRAM
产品类别存储   
文件大小666KB,共18页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

7028L20PFG8概述

Dual-Port SRAM

7028L20PFG8规格参数

参数名称属性值
厂商名称IDT (Integrated Device Technology)
包装说明QFP,
Reach Compliance Codecompliant
最长访问时间20 ns
JESD-30 代码S-PQFP-G100
内存密度1048576 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度16
功能数量1
端子数量100
字数65536 words
字数代码64000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织64KX16
封装主体材料PLASTIC/EPOXY
封装代码QFP
封装形状SQUARE
封装形式FLATPACK
并行/串行PARALLEL
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子形式GULL WING
端子位置QUAD
Base Number Matches1

文档预览

下载PDF文档
HIGH-SPEED
64K x 16 DUAL-PORT
STATIC RAM
Features
IDT7028L
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
– Commercial: 15/20ns (max.)
– Industrial: 20ns (max.)
Low-power operation
– IDT7028L
Active: 1W (typ.)
Standby: 1mW (typ.)
Dual chip enables allow for depth expansion without
external logic
IDT7028 easily expands data bus width to 32 bits or
more using the Master/Slave select when cascading more
than one device
M/S = V
IH
for
BUSY
output flag on Master,
M/S = V
IL
for
BUSY
input on Slave
Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
Separate upper-byte and lower-byte controls for multi-
plexed bus and bus matching compatibility
TTL-compatible, single 5V (±10%) power supply
Available in a 100-pin TQFP
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
R/
W
L
UB
L
CE
0L
CE
1L
OE
L
LB
L
R/
W
R
UB
R
CE
0R
CE
1R
OE
R
LB
R
I/O
8-15L
I/O
0-7L
BUSY
L
(1,2)
A
15L
A
0L
64Kx16
MEMORY
ARRAY
7028
16
16
I/O
8-15R
I/O
Control
I/O
Control
I/O
0-7R
BUSY
R
A
15R
A
0R
(1,2)
Address
Decoder
Address
Decoder
CE
0L
CE
1L
OE
L
R/W
L
SEM
L
INT
L
(2)
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
0R
CE
1R
OE
R
R/W
R
SEM
R
(2)
INT
R
4836 drw 01
NOTES:
1.
BUSY
is an input as a Slave (M/S = V
IL
) and an output when it is a Master (M/S = V
IH
).
2.
BUSY
and
INT
are non-tri-state totem-pole outputs (push-pull).
M/S
(2)
JULY 2015
DSC-4836/5
1
©2015 Integrated Device Technology, Inc.
485怎么传脉冲信号
用485传脉冲信号误码很严重,怎么办啊?...
hrz100 综合技术交流
求3v直流变2000v高压(电流较小)电路图
求简单的3v直流变高压(瞬间放电)的电路图,想电蚊拍原理差不多的,越简单越好!!...
1你我不知道1 DIY/开源硬件专区
verilog硬件原语
verilog硬件原语课件...
zgjxncytl FPGA/CPLD
蓝牙串口开发
WINCE下 开发一个蓝牙串口通讯的小软件.用在PDA手机上.软件用来主动搜索其他蓝牙设备....
hhs6853 嵌入式系统
[许愿楼] 2013年,我有一个愿望!
新的一年,我们总会自觉不自觉地对过去一年做个归总,然后列出未来一年自己要实现的N多愿望。 何不在EEWORLD晒晒自己的新年愿望或计划,在2013年结束的时候,回过头来看看自己的愿望是否实现 ......
EEWORLD社区 聊聊、笑笑、闹闹
ULN2003 控制
本帖最后由 常见泽1 于 2015-11-23 08:51 编辑 ULN2003ULN2003 是高耐压、大电流复合晶体管阵列,由七个硅NPN 复合晶体管组成。引脚介绍:222285 引脚1:CPU脉冲输入端,端口对应一个信号输 ......
常见泽1 瑞萨MCU/MPU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 517  2926  1534  943  838  45  8  9  27  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved