电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RB723M000DG

产品描述LVPECL Output Clock Oscillator, 723MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RB723M000DG概述

LVPECL Output Clock Oscillator, 723MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RB723M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率723 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【特大消息】大家赶快补习XILINX
大家快点给自己补补课吧, 否则下周你会后悔的!~...
wanghongyang 聊聊、笑笑、闹闹
测评汇总:国民技术M4内核热销款N32G45XVL
活动详情:【国民技术M4内核热销款N32G45XVL】更新至 2022-02-26测评报告汇总:@oxygen_sh【国民技术M4内核热销款N32G45XVL评估】第五篇 低功耗性能评估【国民技术M4内核热销款N32G45XVL评估】 ......
EEWORLD社区 测评中心专版
新年狂欢盛宴,你想秒杀哪个?
...
leekuip TI技术论坛
电感在电路中的作用是什么?
我们的生活和电密不可分,不知道大家有没有注意到我们经常都能看见像弹簧圈一样的线圈,这个东西就是电感圈,那么这东西字电路中的作用是什么呢?接下来小编带大家来了解一下吧。 608653 ......
buildele 电源技术
为什么我的驱动加载不了?
target/CE modules 里面没有出现test.dll,\windows里面也有test.dll 远程注册表里面有 "DeviceArrayIndex"=dword:0 "Prefix"="TTT" "Dll"="test.dll" "Order"=dword: ......
cxning 嵌入式系统
老白零基础学bat-重定向
本帖最后由 白丁 于 2016-7-17 17:21 编辑 利用重定向可以方便的将输入输出从默认位置重定向到例如磁盘文件等的其他位置。 1. > 将命令发送到文件或设备,有些命令输出不能重定向(例如错 ......
白丁 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2470  1648  2314  2752  1995  22  11  23  26  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved