电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UC886M000DG

产品描述CMOS/TTL Output Clock Oscillator, 886MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UC886M000DG概述

CMOS/TTL Output Clock Oscillator, 886MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UC886M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率886 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
FPGA设计风格经验谈
在进行FPGA设计时,有很多需要我们注意的地方。具有好的设计风格才能做出好的设计产品,这一点是毋庸置疑的。那么,接下来,就带大家一起来看看,再进行FPGA设计时,我们都要注意哪些呢?一.命名 ......
CMika FPGA/CPLD
学习单片机的过程中遇到的几个问题?
1.在使用单片机的定时功能时,设定0.1毫秒来一次定时中断,在定时中断用一个全局变量累积了1万次,理论上是1秒时间, 结果实际时间约1.4秒,出入比较大。确定晶振等计算无误,为什么误差怎么 ......
wc8114994 嵌入式系统
Mobile6.0环境下可以通过wifi连接PC端的sqlserver2000数据库吗?
现在我的Mobile设备跟电脑连接的情况下(ActiveSync4.5)已经可以跟PC端 的SQL2000数据库取数据下来显示在设备上了。 但是设备跟电脑断开连接后,运行同样的程序却报错: 大家帮我分析一下是什 ......
328722368 嵌入式系统
2011 年全国大学生电子设计竞赛基本仪器和主要元器件清单
本帖最后由 paulhyde 于 2014-9-15 09:44 编辑 2011 年全国大学生电子设计竞赛基本仪器和主要元器件清单1、基本仪器清单20MHz 普通示波器(双通道,外触发输入,有X 轴输入)60MHz 双通道数字 ......
libin200899 电子竞赛
2005年全国大学生电子设计大赛题目
406208 分享一波,希望对大家有用! ...
bqgup 创意市集
NND笑死我了
可怜的兔子 说兔子跟街上走着,迎面碰上了老狼。老狼伸手就给他一大嘴巴,“让你丫不戴帽子”。 兔子很郁闷地回家了,弄一帽子戴着。 第二天又碰上老狼了,又挨了一大嘴巴,“让你 ......
simonprince 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2658  572  832  899  2276  50  55  14  21  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved