电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DA1345M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1345MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530DA1345M00DGR概述

CMOS/TTL Output Clock Oscillator, 1345MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DA1345M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1345 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
带有以太网接口的蓄电池化成监控系统的设计
蓄电池极板的化成丁艺是蓄电池生产过程中的重要一环。所谓化成是指过对极板充放电过程,即利用电化学反应使电能转化成化学能储存起来。蓄电池的化成充放电过程是一个在外加电压下复杂的化学反应 ......
呱呱 单片机
有没有人用过cs8416
请求帮助...
wanghlady 汽车电子
常见PCB微孔技术简介
随着产品性能的提高, PCB也在不断更新发展,线路越来越密集,需要安置的元器件越来越多,但PCB的大小不仅不会变大,反而变得越来越小, 那么,这时候要想在板块上钻孔,就需要相当的技术了。 ......
捷多邦PCB技术 PCB设计
赛灵思Virtex-7 2000T FPGA和堆叠鬼片互联(SSI)技术常见问题解答
1. 赛灵思今天宣布推出什么产品?   赛灵思采用了称之为“堆叠硅片互联技术”的 3D 封装方法,该技术采用无源芯片中介层、微凸块和硅通孔 (TSV)技术,实现了多芯片可编程平台。对于那些需要 ......
东风恶 嵌入式系统
外部中断计数和定时器计数有什么区别
实在没有弄明白外部中断计数和定时器计数有什么区别?两者都是可配置检测下降沿计数呀...
jiangjieqazwsx 51单片机
12864画图的问题
#include #define uchar unsigned char sbit rs=P3^5; sbit rw=P3^6; sbit e=P3^4; sbit psb=P3^7; void delayms(uchar delay) //延时 24m晶振 { uchar i,j; for(i=delay;i>0;i--) ......
472666316 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 584  126  439  1178  1284  52  32  47  9  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved