电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC731M000DG

产品描述LVPECL Output Clock Oscillator, 731MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RC731M000DG概述

LVPECL Output Clock Oscillator, 731MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC731M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率731 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
上高中的时候,最搞笑的一件事情
上高中的时候,最搞笑的一件事情 那会没钱,我们经常凑钱买烟,那天我和我伙计两人买了一盒烟 刚准备去厕所抽,结果上课了,是班主任的课,算了先上课吧 上课的时候就看到那家伙鬼鬼祟祟 ......
simonprince 聊聊、笑笑、闹闹
一文了解射频芯片产业链及其国内现状!
496887 496888 ▲全球射频公司整合演变一览 496889 ▲全球射频前端市场增长及份额 496890 ▲滤波器产品市场需求 一部可支持打电话、发短信、网络服务、APP应用的 ......
ohahaha 无线连接
求STM32自学资料电子档
新手,求STM32自学资料电子档 邮箱852030672@qq.com...
刘洋春1992 stm32/stm8
Nuvoton新唐M0系列选型
NuMicro™ 家族是新唐公司最新的,片内外设具有优异特色和连通性的,基于ARM® Cortex™-M0 的32-位微控制器产品线。 NuMicro™ 家族是基于ARM® Cortex™ ......
chenxiongone 单片机
WINCE下重新枚举USB设备的interface!
我现在有一个设备,第一次连接这个设备时,系统枚举出来的interface有一个,是SCSI类的 当移除后,重新枚举,将枚举出另外不同的interface。 现在我已经实现了第一次的移除,想重新 ......
caig7317 嵌入式系统
理想电源的等效分裂与合并
一.理想电压源的等效分裂与合并 图2-2-1(a)所示的电路的节点N与q之间有一理想电压源us。今将该理想电压源分裂成三个(即等于与N点相联的其余支路的个数)理想电压源的并联,其电压均为us,如图 ......
fighting 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2333  78  2369  1059  1071  56  26  13  30  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved