电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EB805M000DGR

产品描述LVPECL Output Clock Oscillator, 805MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EB805M000DGR概述

LVPECL Output Clock Oscillator, 805MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EB805M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率805 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
每天至少10页,希望两月拿下!
本帖最后由 dontium 于 2015-1-23 11:19 编辑 178936 ...
模拟IC 模拟与混合信号
求助:ATMEL SAMD10D14单片机 TCC0.CTRLBSET寄存器的ONESHOT位,赋值1,KEIL崩溃退出
ATMEL SAMD10D14单片机,在外设TCC0初始化时,只要CTRLBSET寄存器的ONESHOT位,赋值1,KEIL就会崩溃退出; 只要CTRLBSET寄存器的ONESHOT位,赋值0,其它BIT位任意赋值,均不会有问题。 在KE ......
wang_sir Microchip MCU
请教:用迅为4412开发板开机时卡在Android静止画面
个未先进好我使用身边的4412版子 发现开机的时候会有机会卡在Android静止画面 使用RS232接机器log后比较正常与无法开机进入的log 发现缺少执行了以下内容 因此想请教各为这段缺少的内容是 ......
江南大王3 嵌入式系统
硬件求助
各位大神,我想问一下大家 下图中红笔圈出来的那两个接口接的是什么线?这种线一般用来做什么?信号输入吗 跟另外一个圈圈里面的那个借口是连着的吗?小妹对这些一窍不通 只有几张模糊的图片 ......
小可姐 PCB设计
关于存储器AT45DB041的使用
代码就不贴了,大致描述下问题,代码是别人写的: 目的是向存储器中的某一块写入数据,他的操作流程是,命令0x53(将主存储器中的数据转移至缓冲区)------命令0x84(向缓冲区写入数据)---- ......
ena stm32/stm8
保护汽车电子系统中的数据线与电源线(二)
还有一种方法可以检查这个轨对轨保护元器件对USB协议正常工作模式的影响,就是通过图4的眼图响应来分析信号数据位的完整性。 从图4中不难看出,USB2.0信号的完整性没有受到太大影响,因此它的 ......
KG5 汽车电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 195  223  1287  859  104  41  9  52  31  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved