电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HC819M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 819MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HC819M000DGR概述

CMOS/TTL Output Clock Oscillator, 819MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HC819M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率819 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
想你的时候
我又开始想你了。却多了一份叹息,你已不再为我停留,而我还在原地等待,是不是也有那么一天我想你的时候新旧不在微微的疼,牵挂你已无可药救了,思绪总是在毫无准备时轻扣心扉,让我措手不及。 ......
elynlg 聊聊、笑笑、闹闹
喝醉了 大家都干过什么NB的囧的事情啊~~比我NB的我送你一个小礼物!!!
我先说我自己的! 我 我 我大雪时候在一个馆子里跟哥们喝酒 貌似做的菜不太干净 喝多了 去厕所吐 厕所很少 两个哥们一起进去 我没忍住就蹲在坑上 上面吐.... 下面泻.... 同时.. ......
银座水王 聊聊、笑笑、闹闹
请大家帮忙分析一下我这个1602四线程序,下载之后没有显示,不知怎么回事了
#include #define uchar unsigned char #define uint unsigned int sbit lcdrs=P0^0; ......
18811707971 51单片机
ZigBee无线通信网络标准概述
ZigBee无线通信网络标准概述...
lorant 无线连接
【GD32F350 LogicKids】USART出坑和脚本仿真
记录GD32F350中USART的一个水坑 LogicKids的原型设计中,使用到了串口蓝牙来进行客户端和单板的数据交互 特别是在线仿真的功能,更是需要蓝牙来进行通信 在使用USART桥接蓝牙进行快速的数据 ......
ljj3166 GD32 MCU
提问+msp430视频学习
请问msp430 G2 launchpad 的视频中的实验代码在哪儿可以下载? ...
chy520cvv 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2438  1780  1552  603  1450  26  18  1  20  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved