电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UC769M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 769MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UC769M000DGR概述

CMOS/TTL Output Clock Oscillator, 769MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UC769M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率769 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
单片机应用实例下载
基于8051单片机的频率测量技术 公交车线路微机监控系统的设计与实现 基于单片机的电热水器定时控制器设计 单片机控制实时时钟X1226的应用设计 可控数字语音延迟器的PIC设计 ......
fengyu08 单片机
有一个MSP430单片机完整电路,想再加个功能,就是外围电路在不工作的时候,不给它们提供电压,只在工作的时候才给它们电压。该怎么设计一个电路实现这样的要求?请高
我由一个功能比较完整的电路,为了节省电源,想加个电源管理的电路,对单片机的外围电路进行管理,在外围电路工作的时候,给外围电路提供电压,不工作的时候,不给它们提供电压。不过其中有个DS ......
xuxiumei1987 嵌入式系统
【紧急求助】基于MSP430G2553的简易信号发生器克隆
跪求在线等答案啊!~ 想照猫画虎仿造别人用完完全全一样的器材制作一个信号发生器。 别人大神做的东西在这里http://wenku.baidu.com/link?url=9pkjMsVgoc8TRPuw6v5YK7NC5NTPImcgi93xAHqgsWW ......
lvgeliang 微控制器 MCU
时序分析之1静态分析基础
522605 522605 ...
至芯科技FPGA大牛 FPGA/CPLD
micropython v1.19版 即将发布
来自官方消息,1.19版即将发布 603684 ...
dcexpert MicroPython开源版块
ADS1274问题
最近使用stm32f103微控制器控制ADS1274进行模拟信号采集,这个AD是给时钟就会采集吗。我使用stm32的SPI口对AD进行数据读取,读不到数据啊,当给AD的DIN输入数据时可以从SPI口读到数据,这能证明 ......
love2008chuan 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1529  1848  2619  2128  2384  59  3  16  57  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved