电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC146M000DGR

产品描述LVPECL Output Clock Oscillator, 146MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RC146M000DGR概述

LVPECL Output Clock Oscillator, 146MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC146M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率146 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
为什么IAR总是报错说IRCON未定义
根据欧阳骏老师的蓝牙BLE开发完全手册写的程序,第一次写,也没啥基础,想要写一个让蓝牙CC2540定时发送一个数字1的代码,但是现在IAR总是报错说IRCON未定义,可是IRCON不是寄存器吗?头文件我 ......
snowpigppp 无线连接
2812Mcbsp实现音频(codec如:TLV320AIC23)左右通道同步?
你好!最近使用了一款codec芯片,性能与TI的TLV320AIC23类似,要求实现codec的左右通道同步(即输出正弦信号时,两个通道是同步的。)。可是在用2812的Mcbsp时,发现FSX帧脉冲有高低电平有效之 ......
蓝色天空 微控制器 MCU
基于FPGA设计的采用DDS技术的任意波形发生器
本帖最后由 paulhyde 于 2014-9-15 04:16 编辑 基于FPGA设计的采用DDS技术的任意波形发生器 ...
jarywy 电子竞赛
职场提升秘笈:寻找靠山
  芭芭拉?安达工作一直很努力。她在德勤咨询公司(Deloitte Consulting)工作了11年之久,一直负责旧金山人力资源部,不过,真正到了晋升的关键时刻,她的最大优势并非这些“苦劳”,而是其他高 ......
ESD技术咨询 工作这点儿事
EMI整改个人经验积累
EMI整改个人经验积累...
neoguo2009 模拟电子
利用 DPD 和 75Ω 有线电视开关,发挥全双工 DOCSIS 3.1 架构的潜能
为了实现 FDX DOCSIS® 3.1 和 10 Gbps 对称流传输,需要启用高度线性化的设备,以支持数字预失真 (DPD),包括 75Ω 有线电视开关。探索 DPD 如何在有线电视光纤节点上工作,了解如何为您的 ......
alan000345 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 105  1913  1284  2747  5  14  41  21  3  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved