电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KB733M000DG

产品描述CMOS/TTL Output Clock Oscillator, 733MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531KB733M000DG概述

CMOS/TTL Output Clock Oscillator, 733MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KB733M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率733 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
eboot的问题
eboot在startup打开mmu后,操作虚拟地址可以点灯,但是b main 后再main函数点灯就无反应,怎么问题。...
xxc5552004 嵌入式系统
51实用子程序
51实用子程序,声明:纯汇编语言...
xiaotian105 51单片机
【机智云Gokit3测评】设备接入-步骤四:连接互联网
本帖最后由 annysky2012 于 2021-3-2 22:00 编辑 1.写在前面 下载固件(【机智云Gokit3测评】设备接入-步骤三:下载程序固件)后,将使用手机APP与互联网进行连接,查看数据。 2.工具 ......
annysky2012 国产芯片交流
君正的挂起后不能唤醒进入正常工作状态,如何解决?急急急急急!!!请高手指点指点
君正的挂起后不能唤醒进入正常工作状态,如何解决?急急急急急!!! 背光的调节从哪里控制?按键是可调的,应用程序不可用,请高手指点指点!!!!谢谢!!!!!...
肯清 嵌入式系统
pb定制新SDK的问题
使用的环境是vc2005和pb5.0 用pb5定制新sdk,配置开发语言的时候,只发现evc4.0,只好选了,勾上cf。 sysgen,mksdk,安装好这个sdk, 在vc2005下,在工具/仿真设备下 ,出现 由于前面的错 ......
tigeracl 嵌入式系统
EEWORLD大学堂----机器故障防患未然 CbM状态监测为您助力!
机器故障防患未然 CbM状态监测为您助力!:https://training.eeworld.com.cn/course/6096机器故障防患未然 CbM状态监测为您助力!...
EEWORLD社区 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1171  1126  732  1964  2891  7  26  24  55  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved