电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KC1408M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1408MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KC1408M00DGR概述

CMOS/TTL Output Clock Oscillator, 1408MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KC1408M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1408 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【主题月】为什么在开关电源中不能选用碳膜电阻?
为什么在开关电源中不能选用碳膜电阻?而是要选择金属膜电阻? ...
tiankai001 电源技术
学习动态—案例成果展示 正弦波、三角波信号发生器设计
人生就是一段不停向前的旅途,学习就是这段旅途中不可缺少的调味剂,对于FPGA工程师来说,做研究就像学习一样,有酸有苦当然也有甜,经过一周的熬夜钻研,明德扬的学员成功设计出了正弦波、三角 ......
小柳叶 FPGA/CPLD
关于吉时利6位半数字万用表
2100型六位半USB数字万用表是Keithley高性能数字万用表家族的最新成员。它具有六位半数字万用表的准确度、功能和速度,能够简化和满足您最苛刻的测量要求,而价格只相当于从前性能较低的五位半 ......
Fredniu 测试/测量
求一个AT91RM9200 的BSP,一个EBOOT也可以
公司要求把:PXA255换成AT91RM9200,这下麻烦全来了。什么资料都没有。 LINUX相关的倒找一了堆,就是没有CE下的BSP。 有高手做过这方面的吗?求一个AT91RM9200 的BSP,一个EBOOT也可以,给俺 ......
neckfully 嵌入式系统
我也秀秀收到的保温杯吧
跟踪快递单,昨天中秋节那天在南京白天没动弹,以为今天不会像平常放假那么快,以为最多下午能到。没想到在乡下干农活中午接到快递电话,只好由小区门口理发店代收了(以前也代收过一次)。中午 ......
wangfuchong 聊聊、笑笑、闹闹
【Nucleo深度评测】+范例试用
本帖最后由 fyaocn 于 2014-12-15 11:06 编辑 拿到Nucleo板子和蓝牙套件,测试范例,可以顺利通过编译并下载到板子中如图。 182531 完全按照范例去做效果还是不错的,可惜没有另一个dongle ......
fyaocn stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 739  2642  697  1189  1899  23  51  56  7  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved