电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA1317M00DGR

产品描述LVPECL Output Clock Oscillator, 1317MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA1317M00DGR概述

LVPECL Output Clock Oscillator, 1317MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA1317M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1317 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
放大电路
400207 这个放大电路VOUT和VIN之间关系是什么,单纯的同相放大或者反相放大都不是,那是怎么放大和叠加的?谢谢! ...
轩辕默殇 模拟电子
LED 驱动器中可编程照明引擎的优势
LED 驱动器中可编程照明引擎的优势356767 356768 观看地址如下: LED 驱动器中可编程照明引擎的优势 ...
qwqwqw2088 模拟与混合信号
“微信硬件创新大赛”武汉宣讲会
今天下午去参加了“微信硬件创新大赛”武汉宣讲会,希望通过这个活动了解一下微信硬件的思路和应用方式。 186529 186530 今天到场的听众非常多,会场坐满了,后面还在加座。 186531 ......
dcexpert DIY/开源硬件专区
linux-0.11资料分享
本帖最后由 ywlzh 于 2016-5-2 23:15 编辑 自己买了个ARM9的开发板也有半年了,吃灰了几个月,这几天总感觉不能这样下去,买了那么多天了,总得跑起来呀! 开始一直苦恼于 ......
ywlzh Linux开发
静态时序分析与逻辑
513249 ...
至芯科技FPGA大牛 FPGA/CPLD
对TI 申请样片的疑问,希望TI 给个解释
本帖最后由 dontium 于 2015-1-23 12:59 编辑 在TI 大学计划里面的规则看了又看,对于硕博士和教师,在 TI 样片系统里可查到的所有芯片都可以申请; 这两天申请ADS802做DIY示波器老是被拒绝怎 ......
longhaozheng 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1894  1602  2640  1603  269  5  37  34  56  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved