电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KC1401M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1401MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KC1401M00DGR概述

CMOS/TTL Output Clock Oscillator, 1401MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KC1401M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1401 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
这日子过不下去了
现在工作真不带劲!!!!! 我觉得我就是一个写一手烂程序的打饭大叔,搞什么破电表,搞什么xxx协议。天天搞这东西,天天玩键盘,摧残意志,还不如好好学习数理化,走遍天下,看尽祖国大好河山 ......
daen_lin 聊聊、笑笑、闹闹
MSP430G2553 学习笔记&注意要点
本帖最后由 qinkaiabc 于 2014-2-21 06:44 编辑 【UART通信】 1、UCSWRST置位时UCAx和IE2、IFG2等会有多位标志位被复位,这时置位这些位会失败。只 有UCSWRST被复位后才可以成功置位这些 ......
qinkaiabc 微控制器 MCU
MSP430系列单片机接口技术及系统设计
MSP430系列单片机接口技术及系统设计...
yang592886266 微控制器 MCU
基于CPLD/FPGA的自动恒温超温报警电路设计
寻求帮助,这是初学者的问题...
稻草人6 FPGA/CPLD
网络最佳兼职
假如你想创业但资金不多或想找个兼职请看这 与您现有的工作相容互补而不冲突 不需要受学历的限制 不需要特殊的专业技能 不需要受年龄的限制 不需要特 ......
pengdingbo 嵌入式系统
【phyBOARD-i.MX 8M Plus 开发板】二:开发板上电及开发环境评测
在随开发板提供的箱子中,有一张比较大的说明书,应该是Get Start的步骤说明。 德国人做事非常严谨,在开发板的试用中,可见一斑。根据说明书的步骤,一步步验证 1、虚拟机搭建 首先, ......
kit7828 测评中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1618  1430  907  2436  1898  6  24  23  16  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved