电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA752M000DGR

产品描述LVPECL Output Clock Oscillator, 752MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA752M000DGR概述

LVPECL Output Clock Oscillator, 752MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA752M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率752 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
压力传感器的时漂和温漂
压力传感器的时漂和温漂是业内的一个难题,希望通过接下来的仿真和产品生产测试,能够做出好的产品,一起加油吧!...
baoqingchen 传感器
为什么我的MOSFET一直是导通的
本帖最后由 dontium 于 2015-1-23 12:51 编辑 好奇怪啊。。。。。。。门极给了驱动,占空比为50%啊,怎么D和S极电压几乎一直相等呢。。。 ...
喜鹊王子 模拟与混合信号
瑞萨R7F0C802 做的充电电流检测
本帖最后由 littleshrimp 于 2014-8-27 18:49 编辑 用瑞萨R7F0C802 做的充电电流检测电路,刚刚调试完,先上个图,过几个月再把资料整理好发上来。 169461 169462 169463 1694 ......
littleshrimp 瑞萨MCU/MPU
便携式应用中的有源电源管理
移动电话、智能电话、PDA以及媒体播放器等当今便携式消费类电子产品均拥有非常丰富的特性与功能。这些产品高、中、低端一应俱全,其性能水平和体积大小也各不相同。总体说来,便携式应用的尺寸 ......
songbo 电源技术
实时频谱分析基础知识--泰克
33720...
征服 测试/测量
板子启动时提示的错,无法挂载temfs,求助
板子启动时,提示如下错误: init started: BusyBox v1.9.1 (2009-08-10 06:42:47 EDT) starting pid 770, tty '': '/etc/init.d/rcS' mount: mounting tmpfs on /tmp failed: Invalid argu ......
lmingzhen 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1247  1941  2695  51  1967  25  24  2  12  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved