电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB279M000DG

产品描述LVPECL Output Clock Oscillator, 279MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB279M000DG概述

LVPECL Output Clock Oscillator, 279MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB279M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率279 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请问版主2812不用的AD管脚怎么处理?
2812不用的AD输入管脚是接电阻或电容下拉接模拟地吗?...
you168you 微控制器 MCU
FPGA设计开发全攻略
电子工程师创新设计必备宝典系列之FPGA开发全攻略 ...
dailiang2015 FPGA/CPLD
电工奶爸都为萌娃们搞过什么玩具?放下手机,来玩老爸给你定制的玩具喽~
以前搞DIY大赛,就发现坛子里的电工们很爱给自己家娃搞玩具, 就最近搞的FreeRTOS活动,也有网友留言近期计划要给自己家萌娃搞个玩具: 498203 搞过的电工奶爸表示:试过,但是都 ......
nmg 单片机
java实现native方法的问题
native方法及JNI实例 我想实现java的native方法。 写了个java小程序,编译生成了.class文件。 然后又生成了.h文件。 到动态链接库那一步出错了,提示找不到jin.h文件。 请问大神怎么查错啊 ......
chenbingjy Linux开发
今年消费MEMS预计增长37% 再创最高增速
据IHS公司的消费与移动MEMS市场研究报告,微机电系统(MEMS)市场中最大和最有活力的领域是消费与移动器件,通过积极开拓智能手机和平板应用,2011年MEMS市场将再度实现创纪录的增长率。2011年消 ......
404846547 电源技术
BeagleBone的原理图有问题
刚在淘宝上买了一个FT232 USB转串口,今天拿来调试,老显示有乱码,对照了原理图,没发现连接有错误,连的J1口。 后来随手想试试看 是不是接错了,把TXD和RXD反过来接,就OK了。 问了淘宝卖家 ......
klyz12ss DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 516  355  1736  47  1492  48  29  42  51  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved