电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WA91M0000DG

产品描述CMOS/TTL Output Clock Oscillator, 91MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WA91M0000DG概述

CMOS/TTL Output Clock Oscillator, 91MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WA91M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率91 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
熊猫的早餐
上个双休日去安吉看熊猫了30214...
zcgzanne 聊聊、笑笑、闹闹
【EEWORLD大学堂TI教室】第六批LaunchPad寄送名单
凡认真学习EEWORLD大学堂TI教室课程并参与“学习测试”,正确率在60%即可获赠TI LaunchPad开发板一块。活动详情:https://www.eeworld.com.cn/huodong/TI_LaunchPad_20120510/【MSP430 LaunchPa ......
EEWORLD社区 微控制器 MCU
DSP+FPGA
问一下,fpga实现复杂的数据处理是不是很不方便? dsp内核有没有嵌入fpga功能的?或者说,现在的dsp能够实现dsp+fpga的功能么?...
cjqlmy DSP 与 ARM 处理器
【信号处理】:基于FPGA的数字信号处理技术
FPGA数字信号处理 本帖最后由 liuceone 于 2011-12-8 14:52 编辑 ]...
liuceone FPGA/CPLD
有没有哪个大神能认出这个电机驱动芯片是什么的
241447 241448 或者有没有什么芯片推荐下,我需要的是1.5A到2A的电流,最好是贴片或者DIP封装的。谢谢了 ...
z45217 电子竞赛
你用什么JLINK
本帖最后由 辛昕 于 2020-2-20 15:04 编辑 嗯嗯,这是个未经大表哥授权的EETALK。 说的就是咱们最熟悉的JLINK 说说看呗 你用的是什么JLINK 常规大老黑? 459834 蓝色 ......
辛昕 聊聊、笑笑、闹闹

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2494  2121  1459  876  2242  51  43  30  18  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved