电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RA779M000DG

产品描述LVPECL Output Clock Oscillator, 779MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RA779M000DG概述

LVPECL Output Clock Oscillator, 779MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RA779M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率779 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
提问+stm32除了性价比外在稳定性能否达到基本设计要求(普通场合)
stm32除了性价比外在稳定性能否达到基本设计要求(普通场合),看了别人的帖子突然想起问这个问题。现在st下的stm32和stm8价格非常便宜,具体稳定性怎么样?有量产的过来说说你的经验! ...
fxw451 stm32/stm8
捉虫行动最后2天,热心的朋友速来参与!
活动详情:>>捉虫行动一:单片机问题资源大作战! :congratulate: 197939 ...
soso 下载中心专版
搞笑mm“我老公不在家,快点上来”
过节了,单位发了一箱脐橙和30斤米。女同事力气小,搬不动,叫男同事帮她送回去到楼下。 她对男同事说:你在楼下等等我,我上去看看,要是我老公在,我就叫他下来搬;若是他不在,那就得麻烦你 ......
simonprince 聊聊、笑笑、闹闹
出差回来签到!
在经历了20多天的奔波之后,我终于活着回来了,告诉大家一声,想你们了!!!!:kiss: 在这里要向DIY电源的朋友们道歉,本来想参与的但是突然出差,没能完成自己的工作,耽误了大家的时间,在 ......
jishuaihu 聊聊、笑笑、闹闹
输出电阻越小越好?
大家看这个图,关键是第4个问题引申出来的问题 1.T1管为放大管 2.集电极静态电流约为IR 3.输入静态工作点由谁确定呢?老师说先给IC注入电流,IB会有合适的电流相匹配,这点听的似懂非懂,是 ......
andkeke 模拟电子
我分享,我快乐之双向放大器
本帖最后由 RF-刘海石 于 2018-6-25 19:31 编辑 自从看见这期的活动我就是想着要分享点什么呢,正巧手里有个项目,最近在做一套无人机的测控和图传的链路,图传的链路之前我有有分享过,就是 ......
RF-刘海石 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1712  917  103  1810  751  13  27  5  40  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved