电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RA564M000DGR

产品描述LVPECL Output Clock Oscillator, 564MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RA564M000DGR概述

LVPECL Output Clock Oscillator, 564MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RA564M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率564 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
仿真熬夜伤身
562779 562780 562781 就为了两个数据和棉花糖 ...
btty038 无线连接
usb和wince通信的问题!
大虾们好!小弟最近想用vc编写一个软件通过usb通信和wince系统连接,可以实现将pc下的文件直接通过这个软件下载到wince系统中,就是可以实现和wince系统的交互!一直不知道怎么实现这个功能!就 ......
xuancai 嵌入式系统
RS485与RS232
您好,请您帮忙解决我的问题.. 我们买了个工控机,有RS485串口,用软件labwindows/cvi编程,目的是采集多个流量计的流量信号,labwindows/CVI有专门的RS232库函数,怎么用它来实现485通信呢? ......
wjialin 嵌入式系统
新节快到了除顺丰快递全停
本来今天想从淘宝淘点东东,无奈除顺丰之外全停,也不知道快递公司在家都干么?不闲得慌么。:time: ...
ddllxxrr 淘e淘
请教液晶显示代码问题
Init_LCD(); PrintGB(0x1c,0x02,(uchar*)wu3232);//无线射频 PrintGB(0x2c,0x02,(uchar*)xian3232); PrintGB(0x3c,0x02,(uchar*)she3232); PrintGB(0x4c,0x02,(uchar*)pin3232); ......
踏香留痕 微控制器 MCU
请问有人知道这个图是用什么软件产生的么
187775 这是一个组合滤波电容阻抗和频率关系的曲线图,请问有人知道这是用的是哪个软件产生的么? eeworldpostqq...
kevin.di 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2365  2259  2380  912  425  12  42  23  38  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved