电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA634M000DGR

产品描述LVPECL Output Clock Oscillator, 634MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA634M000DGR概述

LVPECL Output Clock Oscillator, 634MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA634M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率634 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于FPGA边缘检测的问题
我做了个FPGA边缘检测的程序,发现上电烧进去没什么效果,可是不下电的情况再烧一次,就出来效果了,而且还不错,这是为什么。我做了几次都这样,是时序问题吗?求高手指点 ...
jokeboy999 FPGA/CPLD
关于C++和c的字符串问题
我创建一个.c文件,写了一个函数LCD_DispString(unsigned char *str),在后面调用这个函数的时候如LCD_DispString("ABC");在keil下会显示一个警告,不过不影响大局,当我把.c后缀改成.cpp时, ......
晓枫VS枯叶 stm32/stm8
MRF24J40有用的吗?
我想用的MRF24J40MB,大概能有多少米?...
yuchenglin 无线连接
面向便携式应用的电源管理趋势
面向便携式应用的电源管理正成为半导体领域夺目的亮点。据市场调研公司CIR 发表的市场报告指出,未来几年内基于便携式应用的电源器件市场前景非常乐观,2004 年销售收入有望达到43 亿美元,并将 ......
zbz0529 电源技术
ST传感器评估平台STEVAL_MKI109V3开发板
STEVAL_MKI109V3是ST的一款用来评估MEMS传感器产品的板子,板子上包含一个DIL24插座,可以评估几乎所有ST的传感器。 452799 以前在使用传感器的Standard C驱动时经常能看到“#if def ......
littleshrimp ST传感器与低功耗无线技术论坛
嵌入式学习经验分享(附全部资料)
书不在多,读完则灵。几本嵌入式经典之作,分享给大家。希望大家不要吝啬,分享给你的朋友,由于文件比较大,上传到了百度云和微云供大家下载。下载链接在附件中。 160236 ...
antlink 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2545  862  530  2733  2901  15  33  34  10  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved