电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA157M000BG

产品描述LVPECL Output Clock Oscillator, 157MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA157M000BG概述

LVPECL Output Clock Oscillator, 157MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA157M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率157 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
分享一个十六层板的ddr3 PCB板,Allegro版本
分享一个十六层板的ddr3 PCB板,Allegro版本 325651 ...
ohahaha PCB设计
一种新的 MCU 外接SRAM内存扩展方案
本帖最后由 PSRAM 于 2016-12-5 22:55 编辑 大部分MCU的片上SRAM资源都非常有限,只有几十KB,有256KB的已经非常奢侈。SRAM由于速度比NAND或NOR 闪存的速度快很多,也不存在读写寿命限制问题 ......
PSRAM Microchip MCU
ZIGBEE技术群新规则
ZIGBEE技术群(243090717)新规则开始实行了求助问题发红包的机制: 有关求助问题发红包若干规则 1:红包最好加上问题描述,字数简短 2:对于抢红包的,要自动给发红包者回答问题 3: ......
wateras1 聊聊、笑笑、闹闹
如何设计多路温湿度凝露传感器检测系统
要求所设计的系统能够检测温度(范围为-20~400摄氏度)湿度和凝露,并能用计算机中的软件对检测到的数据进行记录保存和处理,有大神知道吗?知道的请给予帮忙,万分感谢~~~...
1091388263chu 测试/测量
C2000系CMD文件的配置理解
本帖最后由 Aguilera 于 2018-8-19 22:06 编辑 近来群里问CMD问题的朋友较多,工程上因为CMD配置较差引起的问题确实不少,重新学了下CMD的理论写了些心得与网友共享,还请批评指教。 CMD的 ......
Aguilera DSP 与 ARM 处理器
TI DSP CAN在线程序升级问题请教
2803x和2806x,利用CAN通信进行在线程序升级,思路是程序分为boot程序和主程序,boot程序跳转到主程序,两个程序都有CAN初始化部分,调试时发现,带仿真器在线仿真时,boot程序跳转到主程序后会 ......
喜鹊王子 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2450  949  2386  836  30  35  37  59  55  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved