电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UA678M000DG

产品描述CMOS/TTL Output Clock Oscillator, 678MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UA678M000DG概述

CMOS/TTL Output Clock Oscillator, 678MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UA678M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率678 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求介绍DSP具体型号
求介绍DSP具体型号 我的需求如下: 1.主频50M+; 2.ADC通道数8+,精度8-12位(最好可调,像MSP430),内阻希望尽量高点,因为我是要用分压法测电阻的,被测电阻阻值为100M--10K; 速度希 ......
shushu DSP 与 ARM 处理器
SPI0i为什么使能通不过?
我用厂家的SPI范例测试,程序不能运行,经过逐行排查,发现程序运行到SPI0_enable时就停顿了,我在KEIL5里debug是可以运行过这行的,可是下载到板上却运行不过这行,请教大家这应该是什么问 ......
hujj GD32 MCU
【中科蓝讯AB32VG1 RISC-V板“碰上”RTT】先运行起来
昨天就收到板子了,板子比较小巧紧凑。元件是手工焊接的,焊接的很好,板面也很干净。板载了音频插孔,SD座等。 不管怎么样,先把IDE搭起来。 第一步,先在RTT-STUDIO的SDK管理器里面,加 ......
qiangtech 国产芯片交流
DSP28335中TZ封锁脉冲把PWM1A和PWM1B都封锁为高,怎么弄?
DSP28335中TZ封锁脉冲把1A和1B都封锁为高时,该怎么配置?我把 EPwm1Regs.TZCTL.bit.TZA EPwm1Regs.TZCTL.bit.TZB 设置成0,1,2都会封锁成低,该怎么改呢?谢谢哪位能解答一下啊?...
568991873 DSP 与 ARM 处理器
请问mobile开发包自带的例子的路径
如题,翻了半天没找到,谢谢指教。...
zhuohuatree 嵌入式系统
200元转手一个飞凌OK6410开发板
已经放在淘宝咸鱼了(有图):http://2.taobao.com/item.htm?id=531814616444 之前花700多块买的,买来不会玩一直放在那吃灰,成色很新,屏幕膜都没揭,没有任何毛病。这块板具体参数可上飞凌 ......
李逍遥2 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2471  2869  1238  308  2187  40  5  30  14  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved