电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT71T75802S100PFGI8

产品描述ZBT SRAM, 1MX18, 5ns, CMOS, PQFP100
产品类别存储   
文件大小288KB,共26页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

IDT71T75802S100PFGI8概述

ZBT SRAM, 1MX18, 5ns, CMOS, PQFP100

IDT71T75802S100PFGI8规格参数

参数名称属性值
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
Reach Compliance Codeunknown
最长访问时间5 ns
最大时钟频率 (fCLK)100 MHz
I/O 类型COMMON
JESD-30 代码R-PQFP-G100
JESD-609代码e3
内存密度18874368 bit
内存集成电路类型ZBT SRAM
内存宽度18
湿度敏感等级3
端子数量100
字数1048576 words
字数代码1000000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织1MX18
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码QFP
封装等效代码QFP100,.63X.87
封装形状RECTANGULAR
封装形式FLATPACK
并行/串行PARALLEL
电源2.5 V
认证状态Not Qualified
最大待机电流0.06 A
最小待机电流2.38 V
最大压摆率0.195 mA
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距0.635 mm
端子位置QUAD
Base Number Matches1

文档预览

下载PDF文档
512K x 36, 1M x 18
2.5V Synchronous ZBT™ SRAMs
2.5V I/O, Burst Counter
Pipelined Outputs
IDT71T75602
IDT71T75802
Features
512K x 36, 1M x 18 memory configurations
Supports high performance system speed - 200 MHz
(3.2 ns Clock-to-Data Access)
ZBT
TM
Feature - No dead cycles between write and read
cycles
Internally synchronized output buffer enable eliminates the
need to control
OE
Single R/W (READ/WRITE) control pin
Positive clock-edge triggered address, data, and control
signal registers for fully pipelined applications
4-word burst capability (interleaved or linear)
Individual byte write (BW
1
-
BW
4
) control (May tie active)
Three chip enables for simple depth expansion
2.5V power supply (±5%)
2.5V I/O Supply (V
DDQ
)
Power down controlled by ZZ input
Boundary Scan JTAG Interface (IEEE 1149.1 Compliant)
Packaged in a JEDEC standard 100-pin plastic thin quad
flatpack (TQFP), 119 ball grid array (BGA)
Green parts available, see Ordering Information
Functional Block Diagram - 512K x 36
LBO
512Kx36 BIT
MEMORY ARRAY
Address
Address A [0:18]
CE1
,
CE2
,
CE2
R
/
W
CEN
ADV/LD
BW
x
D
Q
D
Q
Control
DI
DO
D
Input Register
Q
Clk
Control Logic
Mux
Sel
Clock
D
Output Register
Q
OE
Gate
Clk
TMS
TDI
TCK
TRST
(optional)
JTAG
TDO
Data I/O [0:31],
I/O P[1:4]
5313 drw 01
OCTOBER 2017
1
©2017 Integrated Device Technology, Inc.
DSC-5313/11
关于采样的概念
采样模式有:单通道单次转换,通道序列,但是单通道和通道序列有啥区别?主要是不明白通道序列是啥意思? ...
阳光依旧笑春风 微控制器 MCU
[转]小米10400移动电源技术方案深度剖析
小米移动电源自面市以来,以低廉的价格、良好的做工以及品牌效应受到市场的追捧。但在火热的表象下却需要一些冷静的思考。这里假设大家对小米稍微有些认识,不讨论非技术性问题,如外观等。下面 ......
赵玉田 消费电子
TTL和CMOS电平总结(回答了什么是TTL和CMOS电平)【转载】
1,TTL电平(什么是TTL电平): 输出高电平>2.4V,输出低电平=2.0V,输入低电平...
linda_xia 模拟电子
2812使用外部ram的问题
诸位达人:请问在仿真时,如何load程序到外部ram,怎么总是提示 Data verification failed at address 0x80000. Please verify target memory and memory map. 使用过了gel文件初始化了memo ......
tuzi2 微控制器 MCU
无线传感器网络
无线传感器网络...
lorant 无线连接
hdlc性能
请教如何测试hdlc性能,我用的mpc8250的片子,scc口实现hdlc. 现在要测试一下性能。...
kakalin 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2727  654  1117  822  1780  32  59  27  35  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved