电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB343M000BGR

产品描述LVPECL Output Clock Oscillator, 343MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB343M000BGR概述

LVPECL Output Clock Oscillator, 343MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB343M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率343 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
中文版Cyclone_4数据手册
eeworldpostqq...
抛砖引玉 FPGA/CPLD
MCS-51单片机定点浮点数值计算程序库
本帖最后由 paulhyde 于 2014-9-15 09:37 编辑 分享 ...
百里 电子竞赛
工业级32点IO信号无线控制器 16入16出无线IO控制器
一、简介JMDM-WX32MB是深圳市精敏数字机器有限公司自主研发的一款支持无线控制、独立控制、电脑串口控制的多功能工业级高可靠IO控制器,可用于32点以内的IO控制、500米范围内的无线控制:16路光 ......
jmdm168 单片机
我写的SPI口收发程序怎么老接受错误啊?
使用AVR单片机来实现SPI口的通信,使用两个片子通信,一个主机一个从机,可是SPI协议没有流控的设置啊,发送不管接收正确与否,老是乱码 加了控制也没有用,程序在实验室,没法贴上来 大 ......
BlueSummer 嵌入式系统
【R7F0C809】做一个PWM控制器(开环)
首先用C809做一个开环的PWM控制器: 做法参考 214330 配置过程如下: void TAU0_ini(void) { TMMK00=1; /*enable TAU channel0 interrupt ......
z1102046441 瑞萨MCU/MPU
关于电容和频率的关系
关于电容和频率的关系,在放大电路中常用到耦合电容和滤波电容 旁路电容等等,想知道电容容量、电容类型和频率的关系。比如容量在什么范围通过怎样的信号频率?就是容量对应频率的关系。比如1P- ......
QWE4562009 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1672  2725  1782  2852  2137  5  44  57  50  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved