电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA64M0000BG

产品描述LVPECL Output Clock Oscillator, 64MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA64M0000BG概述

LVPECL Output Clock Oscillator, 64MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA64M0000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率64 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
点评《深入浅出玩TI Sitara》,精彩好礼等你拿!
活动页面:>>点评《深入浅出玩TI Sitara》,精彩好礼等你拿! 活动时间:8月9日-9月14日 活动形式: 1、点击此处下载《深入浅出玩TI Sitara》,仔细阅读。 2、跟帖对本书进行评论。可以多 ......
EEWORLD社区 DSP 与 ARM 处理器
PXA310开发
大家如果有对pxa310开发板感兴趣的,可以到我的博客看看,有问题也可以共同探讨,有关xscale的常见问题,我应该也可以解决。谢谢! http://blog.eeworld.net/zhanweitech/archive/2009/05/06/4 ......
retsyo 嵌入式系统
学EE类的前途真的不好吗
晚上和一个朋友吃饭,他是某著名门户网站的,和他讨教一下EEWORLD版面改进的问题。聊着聊着,他说起来自己在北京没有买房主要是因为辗转的城市太多,而每走一个城市都要换一个行业,来到北京太 ......
向农 工作这点儿事
60份京东卡已备好,VICOR技术问题测试问卷,等您来挑战!
活动详情:证明自己,VICOR技术问题测试问卷,等您来挑战!好礼等您拿! 活动时间:即日起-2017年12月31日 活动流程:1、阅读以下相关资料;2、点击“开始答题”按钮进行答题;(答案在下方资 ......
EEWORLD社区 电源技术
单片机处理数据的问题
查阅资料,定义单片机的位数是以单片机的数据处理能力来定义的。在实际的C语言编程中,例如串口接收数据,是一位一位的接收,还是一个字节一个字节的接收,在处理收到的数据的时候,是按照字节 ......
翅膀断了还想飞 51单片机
在ISE下分析和约束时序
522806 ...
至芯科技FPGA大牛 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1883  2160  631  1659  429  40  11  47  50  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved