电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UB1370M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1370MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UB1370M00DGR概述

CMOS/TTL Output Clock Oscillator, 1370MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UB1370M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1370 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
数码管的动态计数问题
先上仿真图,, 我现在只想让数码管动态计数,从0到60计数,,仿真的时候怎么啥都没有啊?调试的时候发现好像进不去while的大循环,, 以下是我纠结的程序,, #include<reg52.h>#de ......
kobe1941 51单片机
我很急需MSP430的英文论文
各位老师,我很急。很需要MSP430的英文论文,翻译的话我可以自己,只求英文的原文论文。因为在我们学校的外文数据库,但很不理想。GOOGLE上搜了很长时间,但内容都比较杂,也不理想。急谢谢。这 ......
hy19841984 微控制器 MCU
请大家给点建议
我之前一直从事window上应用程序的开发,现在打算往底层发展一点,学习一下driver的开发,因为现在一直在做windows的东西,所以想从windows的driver开始学起,请问大家 1 学习windows的驱动开 ......
heima3041 嵌入式系统
时钟周期
我的DSP中断程序本来只有一个写I/O的语句,占用70多个时钟周期,加了一个读I/O的语句竟然占用210个时钟周期,为什么? ...
xw0326 模拟与混合信号
ASM共晶焊分析
ASM共晶焊分析50209 ...
探路者 电源技术
求教各位大侠 看看这段ISA接口程序为什么不对
求教各位大侠 帮帮小菜 看看这段ISA接口程序为什么不对 本人的问题是,assign led_out=wr_data; 从PC机发送过来的一个16位确定数data, led显示的 得到的是个不确定数; 如果不用iocs16=(ad ......
ltzc95 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2886  1217  1149  614  984  28  31  33  24  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved