电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

601G-01

产品描述Clock Generator, 156MHz, CMOS, PDSO16, 4.40 MM, 0.65 MM PITCH, TSSOP-16
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小165KB,共9页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

601G-01概述

Clock Generator, 156MHz, CMOS, PDSO16, 4.40 MM, 0.65 MM PITCH, TSSOP-16

601G-01规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码TSSOP
包装说明4.40 MM, 0.65 MM PITCH, TSSOP-16
针数16
Reach Compliance Codenot_compliant
ECCN代码EAR99
JESD-30 代码R-PDSO-G16
JESD-609代码e0
长度5 mm
湿度敏感等级1
端子数量16
最高工作温度70 °C
最低工作温度
最大输出时钟频率156 MHz
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP16,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
电源3.3/5 V
主时钟/晶体标称频率27 MHz
认证状态Not Qualified
座面最大高度1.2 mm
最大压摆率30 mA
最大供电电压5.5 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
宽度4.4 mm
uPs/uCs/外围集成电路类型CLOCK GENERATOR, OTHER
Base Number Matches1

文档预览

下载PDF文档
DATASHEET
LOW PHASE NOISE CLOCK MULTIPLIER
Description
The ICS601-01 is a low-cost, low phase noise,
high-performance clock synthesizer for applications
which require low phase noise and low jitter. It is IDT’s
lowest phase noise multiplier, and also the lowest
CMOS part in the industry. Using IDT’s patented
analog and digital Phase-Locked Loop (PLL)
techniques, the chip accepts a 10 - 27 MHz crystal or
clock input, and produces output clocks up to 156 MHz
at 3.3 V.
This product is intended for clock generation. It has low
output jitter (variation in the output period), but input to
output skew and jitter are not defined nor guaranteed.
For applications which require definted input to output
timing, use the ICS670-01.
ICS601-01
Features
Packaged in 16-pin SOIC or TSSOP
Pb (lead) free package
Uses fundamental 10 - 27 MHz crystal or clock
Patented PLL with the lowest phase noise
Output clocks up to 156 MHz at 3.3 V
Low phase noise: -132 dBc/Hz at 10 kHz
Low jitter - 18 ps one sigma typ.
Full swing CMOS outputs with 25 mA drive capability
at TTL levels
Advanced, low power, sub-micron CMOS process
Industrial temperature range available
Operating voltage of 3.3V or 5V
Block Diagram
VDD
3
Reference
Divider
Phase
Comparator
Charge
Pump
Loop
Filter
VCO
CLK
X1/ICLK
Crystal or
clock input
Crystal
Oscillator
X2
ROM Based
Multipliers
REFOUT
VCO
Divide
4
S3:0
3
GND
OE
REFEN
IDT™ / ICS™
LOW PHASE NOISE CLOCK MULTIPLIER
1
ICS601-01
REV N 051310
万利的技术支持太扯淡了
开始电话咨询,我把问题细细说了一遍,某工说电话不方便,EMAIL把程序发给他(一提及EMAIl我就冒火,没有一次回的,有时候甚至拒收信)。每每这样就不了了之。后来实在没有办法就找利源的 ......
sealove518 stm32/stm8
【Altera SOC 体验之旅】电源设计
1.硬件环境 Arrow SoC Kit Quartus14.0 2. 设计概述 拿到了开发板之后,软件的安装和学习确实折腾了一番,能够换电脑,笔记本不行,买了个新的台式机再来,接着又更换操作系统。 ......
悠悠森林 FPGA/CPLD
3D打印机挤出机设计文件共享
3D打印机的挤出机部分,SolidWorks 2013画的设计图 附件件内容截图 174181 174182 目前是用亚克力雕刻的,等3D打印机能工作了就用3D打印机打一个整体的。 实物图移步 https://bbs.eeworld ......
deweyled DIY/开源硬件专区
eboot编译出错!!
在移植2440的usb下载nk功能到2410的eboot中时: s3c2410a_usbd.c文件中:三个函数定义和实现 BOOL UbootReadData (DWORD cbData, LPBYTE pbData); BOOL InitUSB (); void Isr_Init(); ma ......
less_than 嵌入式系统
求助:FFT-v2.1.1的介绍
本帖最后由 paulhyde 于 2014-9-15 09:50 编辑 哪位高手手头上有altera公司的FFT-v2.1.1 ipcore的介绍,麻烦发给我一份,不胜感激。 邮箱:hutiao-001@163.com ...
mengsongbai2008 电子竞赛
一种改进的电压跟随PFCCukAC/DC变换器
一种改进的电压跟随PFCCukAC/DC变换器 随着半导体器件的发展,电力电子装置的大量应用,导致大量谐波电流涌入电网,污染电网,这一问题已引起了各国的重视。为了限制总的谐波含量(THD)以提高 ......
zbz0529 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2927  1104  2880  680  1902  40  17  5  16  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved