电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QA1253M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1253MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QA1253M00DG概述

CMOS/TTL Output Clock Oscillator, 1253MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QA1253M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1253 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
如何产生编程器烧写文件
单片机是靠程序来运行的,程序是通过编程器烧写进单片机芯片中去的,我们编写不同的烧写文件,单片机就会按照我们的意愿来完成不同的功能,但是如何写程序和获得烧写文件,并且烧写成功,这一个 ......
dianou 模拟电子
预付费水表
预付费水表 ...
qhkjkinghood 工业自动化与控制
#error encountered "This file should only be compiled by ARM IAR compiler and as
Micrium-NXP-UCOS-II-LCD-MCB2300为LPC2300平台,全盘移植到ADS1.2上,进行编译,调试出现以上错误,请各位大侠给予帮助,不胜感激,谢谢!其中启动文件由于汇编语言不兼容,故改变了一下,别的没动,启动 ......
yuexiaomei ARM技术
FPGA芯片电源倒灌问题
我司一单板(后称V单板)在测试上电时序时发现,FPGA的VCC3V3_FPGA电源在上电之前会出现2V左右的台阶,通过对FPGA外围电路的深入分析后,确定主要原因是FPGA的IO上拉到VCC3V3,VCC3V3上电早于VC ......
鬼谷清泉 FPGA/CPLD
CC3200添加设备的一个问题
请看这个帖子http://www.docin.com/p-937074267.html,里面在将通过网页添加设备的时候我有个疑问,就是如果我的MAC地址写错了,而恰好那个mac的设备也接入了互联网,是不是我就把别人的设备添 ......
枫叶gbwz 无线连接
求助个DATASHEET的里面的图是如何生成的。
263766 请教下这种曲线图用什么软件或者方法生成的? ...
cat3902982 综合技术交流

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 928  688  778  1161  757  19  14  16  24  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved