电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

601M-01T

产品描述Clock Generator, 156MHz, CMOS, PDSO16, 0.150 INCH, SOIC-16
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小165KB,共9页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

601M-01T概述

Clock Generator, 156MHz, CMOS, PDSO16, 0.150 INCH, SOIC-16

601M-01T规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码SOIC
包装说明0.150 INCH, SOIC-16
针数16
Reach Compliance Codenot_compliant
ECCN代码EAR99
JESD-30 代码R-PDSO-G16
JESD-609代码e0
长度9.9 mm
湿度敏感等级1
端子数量16
最高工作温度70 °C
最低工作温度
最大输出时钟频率156 MHz
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP16,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE
电源3.3/5 V
主时钟/晶体标称频率27 MHz
认证状态Not Qualified
座面最大高度1.75 mm
最大压摆率30 mA
最大供电电压5.5 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
宽度3.9 mm
uPs/uCs/外围集成电路类型CLOCK GENERATOR, OTHER
Base Number Matches1

文档预览

下载PDF文档
DATASHEET
LOW PHASE NOISE CLOCK MULTIPLIER
Description
The ICS601-01 is a low-cost, low phase noise,
high-performance clock synthesizer for applications
which require low phase noise and low jitter. It is IDT’s
lowest phase noise multiplier, and also the lowest
CMOS part in the industry. Using IDT’s patented
analog and digital Phase-Locked Loop (PLL)
techniques, the chip accepts a 10 - 27 MHz crystal or
clock input, and produces output clocks up to 156 MHz
at 3.3 V.
This product is intended for clock generation. It has low
output jitter (variation in the output period), but input to
output skew and jitter are not defined nor guaranteed.
For applications which require definted input to output
timing, use the ICS670-01.
ICS601-01
Features
Packaged in 16-pin SOIC or TSSOP
Pb (lead) free package
Uses fundamental 10 - 27 MHz crystal or clock
Patented PLL with the lowest phase noise
Output clocks up to 156 MHz at 3.3 V
Low phase noise: -132 dBc/Hz at 10 kHz
Low jitter - 18 ps one sigma typ.
Full swing CMOS outputs with 25 mA drive capability
at TTL levels
Advanced, low power, sub-micron CMOS process
Industrial temperature range available
Operating voltage of 3.3V or 5V
Block Diagram
VDD
3
Reference
Divider
Phase
Comparator
Charge
Pump
Loop
Filter
VCO
CLK
X1/ICLK
Crystal or
clock input
Crystal
Oscillator
X2
ROM Based
Multipliers
REFOUT
VCO
Divide
4
S3:0
3
GND
OE
REFEN
IDT™ / ICS™
LOW PHASE NOISE CLOCK MULTIPLIER
1
ICS601-01
REV N 051310
第九届全国大学生电子设计竞赛获奖作品选编...
第九届全国大学生电子设计竞赛获奖作品选编... 209148209149209150209151 点击下载: 第九届全国大学生电子设计竞赛获奖作品选编... ...
qwqwqw2088 电子竞赛
AD/DA的分类与指标
1. AD转换器的分类 下面简要介绍常用的几种类型的基本原理及特点:积分型、逐次逼近型、并行比较型/串并行型、Σ-Δ调制型、电容阵列逐次比较型及压频变换型。 1)积分型(如TLC713 ......
程序天使 模拟电子
求各位达人相助
这学期要做课程设计,可惜真的不懂。。。RT,请有爱心的达人教下我吧 课题如下: CPU核心芯片采用的是 ARM7 的LPC2138 1. 利用串口接收中断方式从PC机上接收任意长度字符串。为了测试 需要 ......
luxi886 嵌入式系统
如何用verilog中延时啊 不用计数器
来自:EEWORLD合作群63762526,群主:wangkj...
哭泣的刀 FPGA/CPLD
求助 2406与STM32F103通讯
1.STM32F103先上电2406后上电 485通讯正常 2.2406先上电 在STM32F103上电时 会自动给2406发数(貌似是硬件上电就会这样)然后2406就不能进接受中断了 不能通讯 3.用串口调试助手给2406发送 ......
ddlover 微控制器 MCU
自激信号串扰的到处都是,PCB没做隔离,有什么办法么?
现在做了个东西,有个控制信号需要大约30V,就用555做了个三级倍压,没有做隔离,只是倍压输出对地接了10u和100p的电容滤波,结果自激串扰的到处都是,有个音频输出都能听到高频信号的"吱吱"声,求教下 ......
astwyg PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 931  2575  908  1694  1116  11  55  6  41  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved