电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HC92M0000DG

产品描述CMOS/TTL Output Clock Oscillator, 92MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HC92M0000DG概述

CMOS/TTL Output Clock Oscillator, 92MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HC92M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率92 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Google揭秘SSD可靠性:SLC闪存神话破灭!
转自http://news.mydrivers.com/1/471/471954.htm SSD固态硬盘已经逐渐普及,但是很多人对它的可靠性问题依然忧心忡忡,也存在很多误解。事实上,SSD仍然算得上新鲜事物,对于它的很多表现人 ......
白丁 FPGA/CPLD
Unix环境高级编程 习题
附录A 函数原型497附录B 其他源代码512附录C 习题答案518...
謃塰 Linux开发
晒WEBENCH设计的过程 + 时钟信号
今天设计三个时钟信号,可以作为FPGA的时钟源,来看看WENCH的设计威力。 1、设计三个信号输出:300M、150M、100M。 165356 2、产生的输出方案还是挺多的,这里选择成本最低的一个。 165357 ......
billjing 模拟与混合信号
APWM
请问ECAP里面用来产生APWM的模块,捕获脉冲是从哪个GPIO口输入的? ...
lzx_18570633112 DSP 与 ARM 处理器
2018,汽车电子车牌开启新纪年
354374一颗小小的RFID芯片,将为汽车佩带上“二代身份证”——电子车牌,实现对车辆身份的精准识别、车辆信息的动态采集和交通信息的海量采集。汽车电子车牌离我们的生活越来越近了,套牌车的存 ......
eric_wang 汽车电子
冷阴极紫外灯的暗启动和冷启动问题
想要做到通电瞬时启动,不要延时。目前有的延时到20秒,时间太长了。希望有专家教授能给予指导帮助。 ...
18015858399 汽车电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 858  634  1921  383  985  51  52  39  26  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved