电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DA428M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 428MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DA428M000DGR概述

CMOS/TTL Output Clock Oscillator, 428MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DA428M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率428 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请问大家倒立摆是如何绕线的?不影响摆杆吗?
本帖最后由 paulhyde 于 2014-9-15 03:21 编辑 RT,我们的传感器线总缠上 ...
long2013 电子竞赛
计算机系统结构Q&A
1、如果外设要求的通道实际流量十分接近或等于通道具有的最大流量时,则可能发生局部的数据丢失问题,我们怎样解决? (1)增大通道最大流量。 (2)动态改变设备优先级。 (3)增加一定数量 ......
灞波儿奔 无线连接
求助!那位帮忙给说下关于更改程序可以改变输出波形峰峰值
我用STM32做的DAC,现在输出波形峰峰值是2.5V,我想让他变到1V以内,望各位帮忙解决下...
baggiolord ARM技术
请推荐带有电磁屏蔽膜的单层FPC的叠层
大家好,我在设计一种柔性电路板,基本要求如下: 1,这个软板安装在运动部件与固定部件之间,要求在坚固性的情况下,还要考虑到柔韧性。 2,采用单层板即可满足要求,铜厚可采用0.5OZ或1O ......
QQ_337007xxx PCB设计
跟我一起制作大尺寸数码管电子钟
六位电子钟我想是每个初学电子或者初学单片机程序的朋友必做的项目吧,大家基本都在学习板上利用小尺寸数码管做过,但是如果让大家用1.8寸以上数码管甚至20寸数码管制作,大家觉得会什么问题呢 ......
飞雪008 DIY/开源硬件专区
ethereal 的时候识别不到网卡
请问用 ethereal 的时候识别不到网卡,是怎么回事? 在选择网卡的interface处只有下面一行,发现并不是我机器上的网卡。 Generic dialup adapter: \Device\NPF_GenericDialupAdapter 这个 ......
sddxmeng 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2542  88  1143  2367  704  14  52  15  41  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved