电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KC315M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 315MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531KC315M000DGR概述

CMOS/TTL Output Clock Oscillator, 315MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KC315M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率315 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
(连载10)并联开关电源储能电感的计算
1-4-3.并联开关电源储能电感的计算与前面计算反转式串联开关电源中储能电感的数值方法基本相同,计算并联式开关电源储能电感也是从流过储能电感的电流为临界连续电流状态着手进行分析。并联式 ......
木犯001号 电源技术
变频恒压供水的基本知识
一、变频恒压供水的特点1.节能,可以实现节电20%-40%,能实现绿色用电。2.占地面积小,投入少,效率高。3.配置灵活,自动化程度高,功能齐全,灵活可靠。4.运行合理,由于是软起和软停,不但可 ......
eeleader-mcu 工业自动化与控制
风力发电机充电控制
400W风力发电机,需要做一个整流,充电电路,电池是24V100AH,请帮助!...
kacanmmx 嵌入式系统
在已有数据的nor flash再次写入数据
在已有数据的nor flash再次写入数据,只是在其中的部分位置写入数据,给个例子最好了!!!...
kwyxp 嵌入式系统
udhcpd 分配ip 时如何处理 保留ip
我用udhcpd 做为server端 来分配ip,请问 udhcpd 对保留地址如何处理,是写入udhcpd.leases 中吗?如果是以什么样的格式写入. 如果不是该如何处理? ...
xwinter123 嵌入式系统
MSP430 多款开发工具优惠促销,总有一款会适合你!
116892 活动时间:5月10日-5月26日 注:开发板邮寄之前,会提交给TI相关部门审查。受美国出口管制条例限制,可能会有个别网友无法收到开发板,请大家谅解,届时我们会退款。审核需要一定 ......
EEWORLD社区 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2011  716  2910  1368  508  56  14  48  18  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved