电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

670M-01

产品描述PLL Based Clock Driver, 670 Series, 1 True Output(s), 0 Inverted Output(s), CMOS, PDSO16, 0.150 INCH, SOIC-16
产品类别逻辑    逻辑   
文件大小89KB,共7页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 选型对比 全文预览

670M-01概述

PLL Based Clock Driver, 670 Series, 1 True Output(s), 0 Inverted Output(s), CMOS, PDSO16, 0.150 INCH, SOIC-16

670M-01规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码SOIC
包装说明0.150 INCH, SOIC-16
针数16
Reach Compliance Codenot_compliant
系列670
输入调节STANDARD
JESD-30 代码R-PDSO-G16
JESD-609代码e0
长度9.9 mm
逻辑集成电路类型PLL BASED CLOCK DRIVER
最大I(ol)0.012 A
湿度敏感等级1
功能数量1
反相输出次数
端子数量16
实输出次数1
最高工作温度70 °C
最低工作温度
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP16,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE
电源3.3/5 V
认证状态Not Qualified
座面最大高度1.75 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
宽度3.9 mm
最小 fmax160 MHz
Base Number Matches1

文档预览

下载PDF文档
DATASHEET
LOW PHASE NOISE ZERO DELAY BUFFER AND MULTIPLIER
Description
The ICS670-01 is a high-speed, low phase noise, Zero
Delay Buffer (ZDB) which integrates IDT’s proprietary
analog/digital Phase Locked Loop (PLL) techniques. The
zero delay feature means that the rising edge of the input
clock aligns with the rising edges of the outputs. There are
two identical outputs on the chip. FBCLK should be
connected to FBIN. Each output has its own output enable
pin.
The ICS670-01 is ideal for synchronizing outputs in a large
variety of systems, from personal computers to data
communications to video. By allowing off-chip feedback
paths, the ICS670-01 can eliminate the delay through other
devices. The 15 different on-chip multipliers work in a
variety of applications. Arbitrary multiplication factors
(including fractions) can be configured on the ICS527.
ICS670-01
Features
Packaged in 16-pin SOIC
Pb (lead) free package, RoHS compliant
Clock inputs from 5 to 160 MHz (see page 2)
Patented PLL with low phase noise
Output clocks up to 160 MHz at 3.3 V
15 selectable on-chip multipliers
Power down mode available
Low phase noise: -124 dBc/Hz at 10 kHz
Output enable function tri-states outputs
Low jitter–15 ps one sigma
Full swing CMOS outputs with 25 mA drive capability at
TTL levels
Advanced, low power, sub-micron CMOS process
Industrial temperature version available
Operating voltage of 3.3 V or 5 V
Block Diagram
VDD
3
OE1
ICLK
FBIN
Phase
Detector,
Charge
Pump, and
Loop Filter
Voltage
Controlled
Oscillator
ROM-
Based
Multipliers
FBCLK
S3:S0
4
CLK2
3
GND
External Feedback from FBCLK is recommended.
OE2
IDT®
LOW PHASE NOISE ZERO DELAY BUFFER AND MULTIPLIER
1
ICS670-01
REV L 012315

670M-01相似产品对比

670M-01 670M-01IT 670M-01I 670M-01T
描述 PLL Based Clock Driver, 670 Series, 1 True Output(s), 0 Inverted Output(s), CMOS, PDSO16, 0.150 INCH, SOIC-16 PLL Based Clock Driver, 670 Series, 1 True Output(s), 0 Inverted Output(s), CMOS, PDSO16, 0.150 INCH, SOIC-16 PLL Based Clock Driver, 670 Series, 1 True Output(s), 0 Inverted Output(s), CMOS, PDSO16, 0.150 INCH, SOIC-16 PLL Based Clock Driver, 670 Series, 1 True Output(s), 0 Inverted Output(s), CMOS, PDSO16, 0.150 INCH, SOIC-16
是否Rohs认证 不符合 不符合 不符合 不符合
厂商名称 IDT (Integrated Device Technology) IDT (Integrated Device Technology) IDT (Integrated Device Technology) IDT (Integrated Device Technology)
零件包装代码 SOIC SOIC SOIC SOIC
包装说明 0.150 INCH, SOIC-16 0.150 INCH, SOIC-16 0.150 INCH, SOIC-16 0.150 INCH, SOIC-16
针数 16 16 16 16
Reach Compliance Code not_compliant not_compliant not_compliant not_compliant
系列 670 670 670 670
输入调节 STANDARD STANDARD STANDARD STANDARD
JESD-30 代码 R-PDSO-G16 R-PDSO-G16 R-PDSO-G16 R-PDSO-G16
JESD-609代码 e0 e0 e0 e0
长度 9.9 mm 9.9 mm 9.9 mm 9.9 mm
逻辑集成电路类型 PLL BASED CLOCK DRIVER PLL BASED CLOCK DRIVER PLL BASED CLOCK DRIVER PLL BASED CLOCK DRIVER
最大I(ol) 0.012 A 0.012 A 0.012 A 0.012 A
湿度敏感等级 1 1 1 1
功能数量 1 1 1 1
端子数量 16 16 16 16
实输出次数 1 1 1 1
最高工作温度 70 °C 85 °C 85 °C 70 °C
输出特性 3-STATE 3-STATE 3-STATE 3-STATE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SOP SOP SOP SOP
封装等效代码 SOP16,.25 SOP16,.25 SOP16,.25 SOP16,.25
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE
电源 3.3/5 V 3.3/5 V 3.3/5 V 3.3/5 V
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified
座面最大高度 1.75 mm 1.75 mm 1.75 mm 1.75 mm
最大供电电压 (Vsup) 5.5 V 5.5 V 5.5 V 5.5 V
最小供电电压 (Vsup) 3 V 3 V 3 V 3 V
标称供电电压 (Vsup) 3.3 V 3.3 V 3.3 V 3.3 V
表面贴装 YES YES YES YES
技术 CMOS CMOS CMOS CMOS
温度等级 COMMERCIAL INDUSTRIAL INDUSTRIAL COMMERCIAL
端子面层 Tin/Lead (Sn85Pb15) Tin/Lead (Sn85Pb15) Tin/Lead (Sn85Pb15) Tin/Lead (Sn85Pb15)
端子形式 GULL WING GULL WING GULL WING GULL WING
端子节距 1.27 mm 1.27 mm 1.27 mm 1.27 mm
端子位置 DUAL DUAL DUAL DUAL
宽度 3.9 mm 3.9 mm 3.9 mm 3.9 mm
最小 fmax 160 MHz 160 MHz 160 MHz 160 MHz
Base Number Matches 1 1 1 1
STM32F103 ADC采用快速交叉模式没达到2M采样率
用ADC1和ADC2采用快速交叉模式 单通道采集数据,可最后还是仅仅达到了1M的采样率,ADC1和ADC2均采用了软件触发,并且两路ADC都采集到了数据,我想问一下怎样才能达到2M呢,编了好几天了,求大神 ......
JERRR stm32/stm8
stm32f4xx参考手册分享中文版
学习stm32f4xx的同学们可以先看看stm32f4xx参考手册中文版,有助于你对各个函数的理解。 ...
电子-------- stm32/stm8
multisim10中的ADC的链接问题?奇怪!
事情是这样的:我用MULTISIM10搭了一个这样的电路(是照着multisim7的例子搭的),前天我在multisim7上运行没有问题,(我记的是),但是为什么我在multisim10上运行,ADC什么反应都没有,当然 ......
knightszsz FPGA/CPLD
pads中,无线鼠标中键 可以 放大缩小 吗 ?
本帖最后由 yhye2world 于 2017-7-29 17:32 编辑 pads中,有线鼠标 按住 中键 上下移动,可以放大、缩小; 而 无线鼠标 的中键 却不行 。 请问,这是 怎么回事 ? 谢谢 ! ...
yhye2world PCB设计
有用过夏普128*128的液晶屏吗,虚心求教
有用过夏普128*128的液晶屏吗,虚心求教 ...
xushun716 微控制器 MCU
高频电源变压器磁芯的设计原理
1 引言 电子信息产业的迅速发展,对高频开关式电源不断提出新的要求。据报导,全球开关电源市场规模已超过100亿美元。通信、计算机和消费电子产品是开关电源的三大主力市场。庞大的开关电源 ......
feifei 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1327  915  904  2227  1474  10  7  55  21  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved