电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KC299M000DG

产品描述CMOS/TTL Output Clock Oscillator, 299MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KC299M000DG概述

CMOS/TTL Output Clock Oscillator, 299MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KC299M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率299 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Python中的自增运算
本帖最后由 clinken 于 2018-2-27 21:22 编辑 接触过其他语言的同学可能都知道算数运算符里面有个自增运算符++, 在写循环的时候非常常用, 但是Python里面可能会不同,需要引起大家注意。 ......
clinken MicroPython开源版块
有一个超声波回波接收处理电路,但是看不太懂,求大神分析一下,电路图中红圈的作...
有一个超声波回波接收处理电路,但是看不太懂,求大神分析一下,电路图中红圈的作用是?怎么来调试这个电路 288566 ...
k3522850 无线连接
门外汉问一个弱问题!
在市面上随便买一款基于wince的导航仪,能不能自己定制一份系统烧录进去,替换掉原来的系统? 主要是想改造原来的产品,增加一些功能,比如说外接GPRS通讯等。 不知道是不是可行! 网上搜 ......
123456ds 嵌入式系统
弄了个高级点的示波器结果把板子玩儿坏了
本帖最后由 ylyfxzsx 于 2017-12-22 09:41 编辑 你问我为啥,我上图自己看吧,不要问我为森么:Sad:,我只告诫一句,使用仪器有地线要求的一定要接地,一定要接地,一定要注意接地!!! ......
ylyfxzsx 聊聊、笑笑、闹闹
kinetis系统时钟实例解析
之前的几篇博文里面详细而系统的介绍了kinetis处理器所用的时钟系统及其工作模式,这篇博文作为这个系列的总结,将介绍几个kinetis常用的时钟配置实例。在这里我们将着重介绍两个实例,配置完成 ......
rain_noise 嵌入式系统
请教WinCE USB从设备驱动问题
我想通过PC机的USB口传送数据到基于S3C2410的开发板上,请问如何进行Windows CE下USB从设备的驱动开发?...
hqj555 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1997  1132  87  1846  1431  54  38  25  36  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved