电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NB1389M00DGR

产品描述LVDS Output Clock Oscillator, 1389MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NB1389M00DGR概述

LVDS Output Clock Oscillator, 1389MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NB1389M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1389 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
高压IGBT变频器及应用
电力电子技术、微电子技术与控制理论的结合,有力地促进了交流变频调速技术的发展。近年来,具有驱动电路和保护功能的智能IGBT的应用使得变频器结构更加紧凑且可靠。与其它电力电子器件相比,IG ......
zbz0529 工业自动化与控制
新手想咨询下各位大神Altium designer该怎么调整最小间距
我知道网上很多人说在设计里改规则,但我的AD里并没有可供删改间距的那个列表,如下图所示,改间距的界面无法下拉因为下面没东西了,由于我只是个萌新账号刚注册没有悬赏,实在是拜托各位了5340 ......
ascf PCB设计
周慈航 基于嵌入式实时操作系统的程序设计
这几天没事干扫了一下 嵌入式系统编程 板块里的帖子。 发现一个名字叫 学习UCOS必看的三本书,珍藏版,重量级,绝版资料,更新中。。。的帖子。 https://bbs.eeworld.com.cn/thread-312978- ......
辛昕 嵌入式系统
工业通信距离比较大,做出来产品后难道真的要用几十米甚至上千米的电线进行测试?
听说可以用一种模拟电缆电路来模拟出导线的长度,请问这种模拟电缆具体该如何匹配电阻、电感和电容?网络上相关的资料很少,有没有做过的工程师分享下心得呢,谢谢 ...
Kileo 模拟电子
so-92封装的5V稳压芯片有哪些啊
so-92封装的5V稳压芯片有哪些啊...
37°男人 电源技术
微波技术讲座
§1.5 阻抗匹配与阻抗变换 在微波传输系统、微波测量及微波元器件的设计中,阻抗匹配非常重要,它关系到系统的传输效率、功率容量与 工作稳定性,关系到微波测量的系统误差 ......
赵高 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2531  2528  996  2742  1761  50  26  20  8  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved