电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DB558M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 558MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530DB558M000DGR概述

CMOS/TTL Output Clock Oscillator, 558MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DB558M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率558 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TI 春季技术研讨会最后两站,合肥、成都不容错过!
2014年,德州仪器 (TI) 整装待发,专门推出春季技术研讨会,八站巡回,脚步遍布华南、华东等地。全新系列针对工业、医疗、汽车、个人消费类电子等解决方案,涉及模拟、嵌入式、DLP 等产品技 ......
EEWORLD社区 TI技术论坛
请看一个有意思的微带天线(转贴)
2层微带电路+一个辐射板,具体如下:首先是一个两层板,走线如下(类似一个问号):______________||||||||P||____________||||^|馈电端口SMA第二层是地板,但是在P点对应的地方开了一个领结形 ......
JasonYoo 无线连接
多任务问题
弱弱地问个问题,cpu只能执行一个任务,剩余的任务处于其他状态,但我在实验的时候,其他不一样的优先级也一起运行,这是为何?比较白的问题哈!刚开始学习ucos2 ,帮个忙吧 谢谢啦:titter:...
殿玉箫 嵌入式系统
MXCHIP+无线生活的开始
刚才发过了不过由于题目没按格式所以重发大家别烦哈 今天刚刚拿到板子心情激动啊,希望有个好的开始。发帖晒晒套件。并感谢论坛和庆科。 ...
908508455a 无线连接
ziebee协议栈学习
zigbee协议栈是zigbee联盟制定的规范,而Z-Stack协议栈是TI zigbee节点的协议栈结构。jennic的jn5139远没有TI的cc2430那么火,它不开放自己的协议栈,适合二次开发,用户想在zigbee协议栈上开发 ......
wateras1 无线连接
多路LED驱动方式
现在有一个需求是需要控制32串灯,每串灯要能够单独控制,即需要32个控制信号,请问各位一般都用什么方案来实现32个控制呢? (确切得说是需要32个PWM信号。) ...
Bamboli LED专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 162  2505  1545  978  1278  25  27  32  52  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved