电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531GB144M000BG

产品描述CMOS Output Clock Oscillator, 144MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531GB144M000BG概述

CMOS Output Clock Oscillator, 144MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531GB144M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率144 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
测电压lcd显示(并口)
本帖最后由 paulhyde 于 2014-9-15 03:30 编辑 测电压lcd显示(并口)希望帮助大家 ...
奋斗了 电子竞赛
分享一个私有类型定义(第一次看的)
VHDL 中的PACKAGE 定义: package n_bit_int is ---用户定义类型 subtype bit15 is integer -2**14 to 2**14-1;---(-2^14 to 2^14-1) end n_bit_int; 利用上面的声明,实现IIR滤波的递 ......
eeleader FPGA/CPLD
天线基础知识 ——华为
基站天线半功率波束宽度 480599基站天线下倾角调整:机械调节和电调节 480601 ...
btty038 无线连接
东芝光电继电器TLP3547评测——开关频率测试2
上次说,开关频率越大其响应速度就越慢。后面经过测量,发现并不是这样的,只是由于示波器直观的观察到,其工作时间变短以为,响应速度变长了。真实情况是,其响应延时固定为5ms左右,输出延时 ......
lehuijie 东芝光电继电器TLP3547评测
【低功耗】FPGA在便携式产品中应用的低功耗实现方法
随着90nm和65nm半导体工艺节点的到来,使得低功耗小尺寸和高度集成的医疗设备得以出现。对医疗设备制造商而言,其主要挑战是如何选择正确的半导体器件来满足便携式医疗电子产品的功率、性能和价 ......
hangsky FPGA/CPLD
经典测试计划模板,发资料攒芯币
36796...
xiaoxin1 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2217  1780  2081  32  197  42  50  43  20  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved