电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QA783M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 783MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QA783M000DGR概述

CMOS/TTL Output Clock Oscillator, 783MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QA783M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率783 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
低噪声设计 Class AB 运放
低噪声设计 Class AB 运放...
linda_xia 模拟电子
请教小蚁摄像头破解之后app使用问题
按照github上的方法破解的,破解成功rtsp使用正常,但是小蚁app不能用了,小米app没试,请问是我弄错了,还是破解之后app就是不能用? github上其他的破解没看懂,有破解过的大牛,请介绍一下 ......
lidonglei1 DIY/开源硬件专区
电源工程师设计手册之常用电源设计技巧图解
希望对大家有所帮助!...
xiaoxin1 电源技术
树莓派[Raspberry Pi 2 Model B]测评(三)——树莓派2B的软实力
本帖最后由 freebsder 于 2015-8-14 16:10 编辑 几天前拆摸Boy简单的观摩了树莓派2B的计算与控制相关的硬件配置。 成本上的考虑使得树莓派2B的器件配置不算突出,可是看在35美元就可 ......
freebsder 机器人开发
【PYB Nano】使用EEPROM
DS3231模块上还有一个EEPROM AT24C32,可以保存数据,它也是I2C接口的,和DS3231共用I2C。 接线方式和连线图和DS3231一样: DS3231PYB Nano GNDGND VCC3V3 SDAY0/PB9 SCLY1/PB8 ......
dcexpert MicroPython开源版块
寻求合作TI OMAP3530 DSP处理部分
目前涉及到一个项目,用到TI OMAP3530,数字信号处理部分,主要用来实现一些音频,视频的编解码处理。由于项目进度,视频编解码(支持H.264, MPEG4)这一部分,想找别人来做。 寻求以前做T ......
gao_changgang DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1185  1976  885  802  2319  24  40  18  17  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved