电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UB500M000DG

产品描述CMOS/TTL Output Clock Oscillator, 500MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UB500M000DG概述

CMOS/TTL Output Clock Oscillator, 500MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UB500M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率500 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
PCB表面处理工艺如何选择
表面处理的目的 表面处理最基本的目的是保证良好的可焊性或电性能。由于自然界的铜在空气中倾向于以氧化物的形式存在,不大可能长期保持为原铜,因此需要对铜进行其他处理。虽然在后续的组装 ......
ohahaha PCB设计
开启MMU后程序就跑飞???
如题,我用MMU把地址都是一一对应的映射了 但一开启MMU之后,程序就跑飞 调了好久,还是不得要领,我在MMU不开的情况下运行都很正常。 这MMU真是调的我心里窝火啊,文档也都看了很多, ......
soszxy2008 嵌入式系统
IIC絮语:简单实用是永远的主题
在今年的iic北京站,给我留下最深刻影响的当属以“USB-made-easy”为口号的飞特帝亚(FTDI)。据家号称自己是全球USB桥接器芯片领导厂商的英商介绍采用自己的芯片让你不懂USB,也能在嵌入式设计 ......
呱呱 单片机
【问题征集】大学生美国TI行,你问我送礼!
11月26日大学生TI杯优秀队伍将参观TI位于美国达拉斯的总部以及位于硅谷的斯坦福大学。关于他们的本次美国之行,你是不是有很多问题想要提贴出来呢?我们将会从大家的回复中整理,凡是被采纳 ......
EEWORLD社区 电子竞赛
【读书月】读一本RT-Thread技术好书,写下你的读书笔记
读一本好书,留下一份感悟。EEWORLD论坛和RT-Thead物联网操作系统邀请大家一起来读好书,畅游RT-Thread知识海洋,了解学习RT-Thread物联网操作系统,写下你的读书笔记啦~ 想要学习RT-Thread物 ......
okhxyyo 实时操作系统RTOS
用什么代码可以设置wince的系统时间?
用vs2005来开发wince程序,如何设置wince的系统时间?...
lenggu 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1411  2637  391  2581  24  19  45  38  41  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved