电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA626M000DG

产品描述LVDS Output Clock Oscillator, 626MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SA626M000DG概述

LVDS Output Clock Oscillator, 626MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA626M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率626 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【小调查】登陆 EEworld 最常做的5个操作?
受到 @okhxyyo 的管理热情影响,也随性做个小调查: 大家登陆EEworld,最常做的5个操作是什么? 204448 ...
soso 为我们提建议&公告
嵌入式闪存技术认知误区
大多数汽车MCU具有片上嵌入式闪存,其中包含复杂而详尽的指令代码。尽管基于多晶硅浮栅的嵌入式闪存广泛部署在汽车、工业和消费类应用领域的一系列产品中,并且是非易失性存储器技术的典范, ......
Jacktang 模拟与混合信号
SensorTile大赛参选设计开篇(第一篇):SensorTile套件的开箱和简评
本帖最后由 zhaogong 于 2017-2-9 01:43 编辑 板子前一阵子就收到了,刚好放假了,:pleased:现在终于有时间处理了。废话不多说,先上图: ......
zhaogong MEMS传感器
模电、数电教程,有需要的进来
本帖最后由 paulhyde 于 2014-9-15 08:55 编辑 2276922770 ...
andy09 电子竞赛
【NXP Rapid IoT评测】+<三> NXP Rapid IoT手机app测试
继https://bbs.eeworld.com.cn/forum.php?mod=viewthread&tid=1065192&extra=和 【NXP Rapid IoT评测】+ NXP Rapid IoT开箱惊喜后继续上路。 这次是使用手机端app进行与Rapid IoT连接,进行 ......
飞扬自我 无线连接
紧急补课!看看自己是不是酸性体质,要注意了!
今天无意看到了这个词,上百度查了一番,真吓人阿,癌症就是酸性体液滋生出来的!而且纯净水就是酸性水!太可怕了,每次去图书馆都带一瓶,以后可得注意。多的不说,大家仔细看下面的词条,哪一 ......
zxpla 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 900  445  259  1920  2328  35  14  40  56  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved