电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA1238M00DG

产品描述LVDS Output Clock Oscillator, 1238MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BA1238M00DG概述

LVDS Output Clock Oscillator, 1238MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BA1238M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1238 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
44b0初始化程序
44b0初始化程序,44b0都用同样的初始化程序,里面还有些LIB.c程序。...
zhontan 嵌入式系统
兔年将至,祝福所有关心RT-Thread的热心人!
兔年将至,祝福所有关心RT-Thread的热心人,兔年吉祥,新年快乐! 2011年,RT-Thread也将迎来新的一年,RT-Thread将继续遵循开源、开放的原则努力成为一款对大家有用的实时操作系统。新年,RT- ......
ffxz 嵌入式系统
lan91c96读不到ID,无片选,怎么解决
目前,我在调试eboot,现在卡在网卡芯片lan91c96,在lan91cinit(*,*)函数里头第一件事情就是去读0x33这个标志,但我读到的数据是0 软硬件相关情况,PXA270+CE5.0,网卡芯片Lan91c96 ......
wangmin80616 嵌入式系统
小米手环2奖品终于到了
308235308236 今天,终于收到了小米手环2奖品,虽然中间时间长点,但有时等待也是一种甜蜜,这里要感谢EEWORLD! 感谢TE! ...
pt-ldy 为我们提建议&公告
RFSOC无线通信开发平台
RFSOC无线通信开发平台是基于Zynq UltraScale + RFSoC ZU28DR/48DR主芯片(IC内部已集成高速ADC和DAC)的算法评估板,支持多板级联,它提供了一种COTS 解决方案,可以提供RFSoC 的优势,同时可 ......
彼睿电子 FPGA/CPLD
【TI学习】M3在TFT屏幕上显示汉字
分享一个M3在TFT屏幕上显示汉字的代码和文档,我都找了很久才找到的,非常实用:Laugh:...
fengzhang2002 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1789  2388  1491  1858  1150  23  57  12  3  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved