电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530VB113M000DGR

产品描述CMOS Output Clock Oscillator, 113MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530VB113M000DGR概述

CMOS Output Clock Oscillator, 113MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530VB113M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率113 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
晒WEBENCH设计的过程+10KHZ低通滤波器设计
最近在项目中用到可调正弦波部分,控制器产生正弦波比较占用资源,并且调节起来不是特别方便。打算用控制器产生PWM波,然后在外部经过低通滤波器把方波滤成正弦波。现需要10KHZ的方波,考虑 ......
buer1209 模拟与混合信号
公园长凳上(一瓶饮料的故事)
口渴了,想喝点饮料, 49352 只有这一瓶了,是该给爸爸、妈妈喝呢?还是自己喝? 49353 实在是很棘手的一个问题哦, 49354 就请老天给我个提示吧 49355 (呵呵,希望老天能够让我喝) ......
tiankai001 聊聊、笑笑、闹闹
大气压力传感器rpt系列
德鲁克大气压力传感器RPT200/301/350/410采用硅谐振技术,长期的实验证明:将硅谐振技术运用于压力传感器中能获得很高的稳定性。德鲁克发展了这项技术并制造了RPT系列传感器。该系列产品通过 ......
xuanyegf 传感器
微软拼音输入法在explorer下无效(wince)
wince中文系统,微软拼音输入法在explorer下无效,在其他打开的WORD就可用。好像是没有加到explorer这个组件的管理。请知道的指导下,已经能够搞了两天了。...
weishutian 嵌入式系统
+5v变-5v
我在制版时,我的运放需要-5v电压,而我板子外部输入只能输+5v的电压,这在电路图里应该怎么设计啊。能用个个非门么? 希望越简单越好。高手们帮帮忙。...
votex威 PCB设计
串口转RF信号过程中缓冲区的问题
我想将串口数据转换为RF信号转发出去.在具体实现过程中遇到了这个问题: 目前做法是在MCU中设置串口缓冲区大小为128bytes,通过中断方式接收串口数据,通过轮询方式将缓冲区中数据由RF发送出去. ......
chrislu 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1171  1339  703  1376  77  27  36  22  41  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved